实验 D 触发器及 JK 触发器 一、实验目的实验目的 二、实验仪器设备实验仪器设备 三、实验原理实验原理 四、实验电路实验电路 五、实验内容及步骤实验内容及步骤 六、实验注意事项实验注意事项 七、实验报告要求.

Slides:



Advertisements
Similar presentations
聚焦文化竞争力.
Advertisements

第11章 触发器及时序逻辑电路 龚淑秋 制作.
概其要、析其理 ——议论文事实论据修改 昌平二中 王丽娟
“悦”读,飞越 “考场” 心神飞越 温州中学 郑可菜.
实验四 利用中规模芯片设计时序电路(二).
贴近教学 服务师生 方便老师.
第五章 触发器 5.1 概述(掌握触发器基本概念) 5.2 SR锁存器(掌握基本结构及动作特点)
第五章 时序逻辑电路 陶文海. 第五章 时序逻辑电路 陶文海 5.1 概述 时序逻辑电路由组合电路和存储电路两部分构成。 5.1 概述 时序逻辑电路由组合电路和存储电路两部分构成。 按触发脉冲输入方式的不同, 时序电路可分为同步时序电路和异步时序电路。同步时序电路是指各触发器状态的变化受同一个时钟脉冲控制;而在异步时序电路中,各触发器状态的变化不受同一个时钟脉冲控制。
§2-8 触发器 教学目标: 触发器的基本概念 同步、边沿D、边沿Jk触发器的逻辑功能.
权力的行使:需要监督 北京市京源学校 冯 悦.
屏東縣105年度 友善校園事務與輔導工作- 國中適性輔導工作專業知能研習(初階課程) 桌遊在班級經營與學生輔導 之應用與連結
数字电路与逻辑设计 (一)基础实验 (二)课程设计 国防科学技术大学 电子科学与技术实验中心.
时序逻辑电路 -触发器.
时序逻辑电路 -分析.
第4章 第4章 触发器和时序逻辑电路 4.1 触发器 4.2 时序逻辑电路 *4.3 应用举例 上页 下页 返回.
数字电子技术实验.
现代电子技术实验 4.11 RC带通滤波器的设计与测试.
微机原理与接口技术 微机原理与接口技术 朱华贵 2015年11月20日.
 与非门参数测试与组合逻辑电路设计  集成触发器  计数、译码、显示电路
译码器及其应用 知识回顾 模拟信号与数字信号 电子电路中的信号 模拟信号 数字信号 幅度随时间连续变化 的信号
实验四 组合逻辑电路的设计与测试 一.实验目的 1.掌握组合逻辑电路的设计 方法 2.学会对组合逻辑电路的测 试方法.
实验二 CMOS集成逻辑门 的逻辑功能与参数测试
 与非门参数测试与组合逻辑电路设计  集成触发器  计数、译码、显示电路
概述 一、基本要求 1. 有两个稳定的状态(0、1),以表示存储内容; 2. 能够接收、保存和输出信号。 二、现态和次态
时序逻辑电路实验 一、 实验目的 1.熟悉集成计数器的功能和使用方法; 2.利用集成计数器设计任意进制计数器。 二、实验原理
实验七 电子秒表-1.
实验七 计数器及其应用 一.实验目的 1.掌握中规模集成计数器的使用方法和功能测试方法 2. 运用集成计数器构成任意模值计数器
实验六 积分器、微分器.
14.2 时序逻辑电路的分析 概述 时序逻辑电路是由存储电路和组合逻辑电路共同组成的,它的输出状态不仅与输入有关,还与电路的过去状态有关,即具有存储功能。 输入信号 输出信号 输出方程 驱动方程 描述时序逻辑电路的三个方程 状态方程 存储电路的输入信号 时序逻辑电路构成框图 存储电路的输出信号.
数字电路实验 实验六 触发器的应用 主讲教师:周婷.
第四章 MCS-51定时器/计数器 一、定时器结构 1.定时器结构框图
数字电子技术 Digital Electronics Technology
中華大學 資訊工程學系 報告人:資訊工程學系 許慶賢 系主任.
时序逻辑电路 -触发器.
时序逻辑电路 -分析.
实验四、TinyOS执行机制实验 一、实验目的 1、了解tinyos执行机制,实现程序异步处理的方法。
第5章 触发器 5.1 基本RS触发器 5.2 时钟控制的触发器 5.3 集成触发器 5.4 触发器的逻辑符号及时序图.
实验三、叠 加 原 理 的 验 证 一、实验目的 1.验证线性电路叠加原理的正确性 2.从而加深对线性电路的叠加性和 齐次性的认识和理解。
第四章 触发器 4.1 概 述 4.2 触发器的电路结构与动作特点 4.3 触发器的逻辑功能及其描述方法 4.4 触发器逻辑功能的转换.
中等职业学校教学用书(电子技术专业) 《电工与电子技术基础》 任课教师:李凤琴 李鹏.
第五章 触发器 5.1 基本触发器 一、基本RS触发器 1.用与非门组成的基本RS触发器
PowerPoint 电子科技大学 R、C、L的相位关系的测量.
实验三 16位算术逻辑运算实验 不带进位控制的算术运算 置AR=1: 设置开关CN 1 不带进位 0 带进位运算;
实验二 射极跟随器 图2-2 射极跟随器实验电路.
第 13 章 触发器和时序逻辑电路 13.1 双稳态触发器 13.2 寄存器 13.3 计数器 定时器及其应用.
实验六 基本RS和D触发器的应用.
实验六 触发器逻辑功能测试 一、实验目的 二、实验仪器 1、熟悉并掌握RS、D、JK触发器的构成、工作原理和 功能测试方法。
长春理工大学 电工电子实验教学中心 数字电路实验 数字电路实验室.
实验二 带进位控制8位算术逻辑运算实验 带进位控制8位算术逻辑运算: ① 带进位运算 ② 保存运算后产生进位
第18章 集成触发器 18.1 RS触发器 18.2 几种常见的触发器.
实验六 触发器及其应用 一.实验目的 1.掌握基本RS、JK、D和T触发器的逻辑功能 2.掌握集成触发器的使用方法和逻辑功能的测试方法
《数字电子技术基础》(第五版)教学课件 清华大学 阎石 王红
实验五 MSI组合逻辑功 能部件的应用与测试
第5章 触发器 5.1 基本RS触发器 5.2 时钟控制的触发器 5.3 集成触发器 5.4 触发器的逻辑符号及时序图.
电子技术 数字电路部分 第四章 触发器.
概 述 一、时序电路的特点 x1 y1 1. 逻辑功能特点 xi yj 任何时刻电路的 输出,不仅和该时刻 的输入信号有关,而
集成与非门在脉冲电路中的应用 实验目的 1. 了解集成与非门在脉冲电路中 的某些应用及其原理。 2. 学习用示波器观测波形参数与
第4章 触发器.
数字电路实验 实验七 计数器功能测试及应用 主讲教师:周婷.
调幅与检波的研究 实验目的 实验原理 实验内容 注意事项.
概述 一、基本要求 1. 有两个稳定的状态(0、1),以表示存储内容; 2. 能够接收、保存和输出信号。 二、现态和次态
实验一 单级放大电路 一、 实验内容 1. 熟悉电子元件及实验箱 2. 掌握放大器静态工作点模拟电路调试方法及对放大器性能的影响
实验二 基尔霍夫定律 510实验室 韩春玲.
现代电子技术实验 同步计数器及其应用研究 实验目的 实验原理 实验内容 注意事项.
数字电路实验 实验一 仪器的使用和门电路的测试 主讲 教师:周婷.
第六章 时序逻辑电路的分析与设计 各位老师,同学,大家好!
第五章 触发器 各位老师,同学,大家好! 我的硕士论文的题目是:在体软组织生物力学参数采集系统。我将从五个方面来介绍我的项目。 (翻页)
电工电子技术实验 电工电子教学部.
第12章 555定时器及其应用 一. 555定时器的结构及工作原理 1. 分压器:由三个等值电阻构成
工业机器人入门使用教程 ESTUN机器人 主讲人:李老师
Presentation transcript:

实验 D 触发器及 JK 触发器 一、实验目的实验目的 二、实验仪器设备实验仪器设备 三、实验原理实验原理 四、实验电路实验电路 五、实验内容及步骤实验内容及步骤 六、实验注意事项实验注意事项 七、实验报告要求

一、实验目的  1 .掌握 D 和 JK 触发器的逻辑功能及测试方法。  2 .进一步熟悉集成 JK 触发器和集成 D 触发器 的逻辑功能及其触发方式。  3 .掌握集成触发器的管脚排列。

二、实验原理 1 . JK 触发器 在输入信号为双端的情况下, JK 触发器是功能完善、使用灵 活和通用性较强的一种触发器。本实验采用 74LS112 双 JK 触 发器,是下降边沿触发的边沿触发器。引脚功能及逻辑符号 见附录。 JK 触发器的状态方程为 : 2 、 D 触发器 在输入信号为单端的情况下, D 触发器用起来最为方便,其 状态方程为 Qn+1 = Dn ,其输出状态的更新发生在 CP 脉冲的 上升沿,故又称为上升沿触发的边沿触发器,触发器的状态 只取决于时钟到来前 D 端的状态, D 触发器的应用很广,可 用作数字信号的寄存,移位寄存,分频和波形发生等。有很 多种型号可供各种用途的需要而选用。如双 D 74LS74 、

三、实验内容及步骤  1 .测试双 JK 触发器 74LS112 逻辑功能  (1) 测试 D 、 D 的复位、置位功能  任取一只 JK 触发器, D 、 D 、 J 、 K 端接逻辑开关输出插口, CP 端接单次脉冲源, Q 、端接至逻辑电平显示输入插口。要 求改变 D , D ( J 、 K 、 CP 处于任意状态),并在 D = 0 ( D = 1 )或 D = 0 ( D = 1 )作用期间任意改变 J 、 K 及 CP 的状态, 观察 Q 、状态。自拟表格并记录之。  (2) 测试 JK 触发器的逻辑功能  按表 的要求改变 J 、 K 、 CP 端状态,观察 Q 、状态 变化,观察触发器状态更新是否发生在 CP 脉冲的下降沿 (即 CP 由 1→0 ),记录之。

JKCP Qn+1Qn+1 Qn=0Qn=0Qn=1Qn=1 0 0→1 1→ →1 1→ →1 1→0 1 0→1 1→0

 2 .测试双 D 触发器 74LS74 的逻辑功能  (1) 测试 D 、 D 的复位、置位功能。  测试方法同实验内容及步骤 1 ( 1) ,自拟 表格记录。  (2) 测试 D 触发器的逻辑功能。  按表 要求进行测试,并观察触发器状态 更新是否发生在 CP 脉冲的上升沿(即由 0→1 ),记录之。

DCP Qn+1Qn+1 Qn=0Qn=0Qn=1Qn=1 0 0→1 1→0 1 0→1 1→0

四、实验注意事项  1 .接线前首先检查所用集成块的好坏。  2 .实验时注意与 D 、 JK 触发器理论知识结合。  3 .接线时应断开电源,严禁带电操作。

五、实验报告要求  1 .列表整理各类触发器的逻辑功能,测试并 记录。  2 .分析实验测试的数据说明触发器的触发方 式。  3 .分析回答利用普通的机械开关组成的数据 开关所产生的信号是否可作为触发器的时钟 脉冲信号?为什么?是否可以用作触发器的 其它输入端的信号?又是为什么?