——环形脉冲分配器与循环彩灯控制器的制作

Slides:



Advertisements
Similar presentations
实验 D 触发器及 JK 触发器 一、实验目的实验目的 二、实验仪器设备实验仪器设备 三、实验原理实验原理 四、实验电路实验电路 五、实验内容及步骤实验内容及步骤 六、实验注意事项实验注意事项 七、实验报告要求.
Advertisements

第11章 触发器及时序逻辑电路 龚淑秋 制作.
项目七、计数器应用实训 主讲教师:王通明 副教授.
数字逻辑设计实验 2011 春季学期.
第六章 采用中、大规模集成电路 的逻辑设计.
第四章 时序逻辑电路 返回 4.1 概 述 4.2 时序逻辑电路的结构及类型 4.3 状态表和状态图 4.4 时序逻辑电路的分析与设计
实验四 利用中规模芯片设计时序电路(二).
第五章 触发器 5.1 概述(掌握触发器基本概念) 5.2 SR锁存器(掌握基本结构及动作特点)
第五章 时序逻辑电路 陶文海. 第五章 时序逻辑电路 陶文海 5.1 概述 时序逻辑电路由组合电路和存储电路两部分构成。 5.1 概述 时序逻辑电路由组合电路和存储电路两部分构成。 按触发脉冲输入方式的不同, 时序电路可分为同步时序电路和异步时序电路。同步时序电路是指各触发器状态的变化受同一个时钟脉冲控制;而在异步时序电路中,各触发器状态的变化不受同一个时钟脉冲控制。
5.4 顺序脉冲发生器、 三态逻辑和微机总线接口 顺序脉冲发生器 顺序脉冲 计数型 分类 移位型.
低频功率放大器 学习任务4 ——音频功放器的制作 学习任务4.1——OTL功率放大器的安装与调试 学习任务4.2——音频功放器的制作与调试
第七讲 数字集成电路及应用 集成编码器 编码器的逻辑功能是将加在电路若干个输入端中的某一个输入端的信号变换成相应的一组二进制代码输出。常用的编码器集成电路有8/3线优先编码器和10/4线优先编码器等器件。 图4.5.1(a)是8/3线优先编码器74LS148的管脚排列图。I0~I7是输入信号输入端,输入8个信号,低电平有效。C、B、A为三输出端,可组成8组二进制码输出,且为反码输出。在I0~I7输入端中,优先权排列顺序为I7(最高)……I0(最低)。74LS148编码器的真值表如表4-1所示。
第6章 时序逻辑电路 《数字电子技术基础》 时序逻辑电路的基本概念 时序逻辑电路的基本分析方法和分析步骤。
第21章 触发器和时序逻辑电路 21.1 双稳态触发器 21.2 寄存器 21.3 计数器 定时器及其应用
时序逻辑电路 -触发器.
时序电路 计数器分析及设计 刘鹏 浙江大学信息与电子工程学院 April 10, 2018 EE141
时序电路 计数器分析及设计 刘鹏 浙江大学信息与电子工程学院 March 31, 2016 EE141
时序逻辑电路 -分析.
第五章 常用时序集成电路及其应用 第一节 计数器 第二节 寄存器 第三节 序列码发生器 第四节 时序模块的应用 小结.
第4章 第4章 触发器和时序逻辑电路 4.1 触发器 4.2 时序逻辑电路 *4.3 应用举例 上页 下页 返回.
 与非门参数测试与组合逻辑电路设计  集成触发器  计数、译码、显示电路
译码器及其应用 知识回顾 模拟信号与数字信号 电子电路中的信号 模拟信号 数字信号 幅度随时间连续变化 的信号
实验四 组合逻辑电路的设计与测试 一.实验目的 1.掌握组合逻辑电路的设计 方法 2.学会对组合逻辑电路的测 试方法.
 与非门参数测试与组合逻辑电路设计  集成触发器  计数、译码、显示电路
时序逻辑电路实验 一、 实验目的 1.熟悉集成计数器的功能和使用方法; 2.利用集成计数器设计任意进制计数器。 二、实验原理
实验七 计数器及其应用 一.实验目的 1.掌握中规模集成计数器的使用方法和功能测试方法 2. 运用集成计数器构成任意模值计数器
实验六 积分器、微分器.
CPU结构和功能.
第四章 时序逻辑电路 学习要点: 触发器的逻辑功能及使用 时序电路的分析方法和设计方法 计数器、寄存器等中规模集成电路的逻辑功能和使用方法
14.2 时序逻辑电路的分析 概述 时序逻辑电路是由存储电路和组合逻辑电路共同组成的,它的输出状态不仅与输入有关,还与电路的过去状态有关,即具有存储功能。 输入信号 输出信号 输出方程 驱动方程 描述时序逻辑电路的三个方程 状态方程 存储电路的输入信号 时序逻辑电路构成框图 存储电路的输出信号.
移相正弦信号发生器设计 采用直接数字综合器DDS发生器的设计 原理:图1是此电路模型图
第21章 触发器和时序逻辑电路 21.1 双稳态触发器 21.2 寄存器 21.3 计数器 21.4△ 时序逻辑电路的分析
数字电路实验 实验六 触发器的应用 主讲教师:周婷.
第四章 MCS-51定时器/计数器 一、定时器结构 1.定时器结构框图
数字电子技术 Digital Electronics Technology
时序逻辑电路 -分析.
第 6 章 时序电路的分析与设计 6.1 时序电路概述 6.2 同步时序逻辑电路的分析 6.3 异步时序电路的分析方法
第四章 时序逻辑电路 触发器 时序电路概述 同步时序电路的分析 同步时序电路的设计 异步时序电路 小结.
第四章 触发器 4.1 概 述 4.2 触发器的电路结构与动作特点 4.3 触发器的逻辑功能及其描述方法 4.4 触发器逻辑功能的转换.
组合逻辑电路 ——中规模组合逻辑集成电路.
中等职业学校教学用书(电子技术专业) 《电工与电子技术基础》 任课教师:李凤琴 李鹏.
第五章 触发器 5.1 基本触发器 一、基本RS触发器 1.用与非门组成的基本RS触发器
实验三 16位算术逻辑运算实验 不带进位控制的算术运算 置AR=1: 设置开关CN 1 不带进位 0 带进位运算;
实验二 射极跟随器 图2-2 射极跟随器实验电路.
第 13 章 触发器和时序逻辑电路 13.1 双稳态触发器 13.2 寄存器 13.3 计数器 定时器及其应用.
实验六 基本RS和D触发器的应用.
实验六 触发器逻辑功能测试 一、实验目的 二、实验仪器 1、熟悉并掌握RS、D、JK触发器的构成、工作原理和 功能测试方法。
长春理工大学 电工电子实验教学中心 数字电路实验 数字电路实验室.
实验二 带进位控制8位算术逻辑运算实验 带进位控制8位算术逻辑运算: ① 带进位运算 ② 保存运算后产生进位
第18章 集成触发器 18.1 RS触发器 18.2 几种常见的触发器.
MAX——PLUSⅡ 图形化程序设计 ——数字电子钟的设计 (二十四小时六十分钟六十秒)
《数字电子技术基础》(第五版)教学课件 清华大学 阎石 王红
实验五 MSI组合逻辑功 能部件的应用与测试
概 述 一、时序电路的特点 x1 y1 1. 逻辑功能特点 xi yj 任何时刻电路的 输出,不仅和该时刻 的输入信号有关,而
集成与非门在脉冲电路中的应用 实验目的 1. 了解集成与非门在脉冲电路中 的某些应用及其原理。 2. 学习用示波器观测波形参数与
HSC高速输出例程 HORNER APG.
实验五 数据选择和译码显示 -1.
第4章 触发器.
数字电路实验 实验七 计数器功能测试及应用 主讲教师:周婷.
4.4 计数器 4.4.1 同步二进制计数器 4.4.2 同步十进制计数器 4.4.3 异步计数器 2019/5/16.
调幅与检波的研究 实验目的 实验原理 实验内容 注意事项.
概述 一、基本要求 1. 有两个稳定的状态(0、1),以表示存储内容; 2. 能够接收、保存和输出信号。 二、现态和次态
实验一 单级放大电路 一、 实验内容 1. 熟悉电子元件及实验箱 2. 掌握放大器静态工作点模拟电路调试方法及对放大器性能的影响
现代电子技术实验 同步计数器及其应用研究 实验目的 实验原理 实验内容 注意事项.
信号发生电路 -非正弦波发生电路.
电子技术基础.
电工电子技术实验 电工电子教学部.
第12章 555定时器及其应用 一. 555定时器的结构及工作原理 1. 分压器:由三个等值电阻构成
第九章 存储器和可编程逻辑器件 本章主要内容 半导体存储器 只读存储器 随机存取存储器 存储器容量的扩展 可编程逻辑器件
数字电子技术基础 信息科学与工程学院·基础电子教研室.
Presentation transcript:

——环形脉冲分配器与循环彩灯控制器的制作 学习任务7 时序逻辑电路 ——环形脉冲分配器与循环彩灯控制器的制作 学习任务7.1 环形脉冲分配器 学习任务7.2 台灯调光电路的安装与测试 任务小结 练习题

任务7:时序逻辑电路 学习任务 通过对寄存器和计数器的认识,掌握时序逻辑电路(寄存器和计数器)的工作原理及其在实际中的应用,并学会制作实物环形脉冲分配器与循环彩灯控制器。 〓 〓 〓 〓 〓 〓 〓 〓 〓 〓 〓 〓 〓 〓 〓 〓 〓 〓

任务7.1 环形脉冲分配器 学习任务 学习目标 一、概述时序电路 二、寄存器--概述 三、寄存器--数码寄存器 四、寄存器--移位寄存器 任务7.1 环形脉冲分配器 学习任务 一、概述时序电路 二、寄存器--概述 三、寄存器--数码寄存器 四、寄存器--移位寄存器 学习目标 步骤一:移位寄存器(集成电路)的认识 步骤二:四位环形脉冲分配器的连接和调试

任务7.1 环形脉冲分配器 学习任务 一、概述时序电路 二、寄存器--概述 三、寄存器--数码寄存器 四、寄存器--移位寄存器

任务7.1:环形脉冲分配器 一、概述时序电路 (一)组成: (二)特点: X为一个或一个以上的输入信号 一、概述时序电路 Y为一个或一个以上的输出信号 (一)组成: CP为时钟脉冲信号 图7-1 时序逻辑电路组成 Q为存储电路(触发器)的状态输出 (二)特点: 电路在任一时刻的输出状态不仅与该时刻输入信号产状态有关,而且还与电路原有的状态有关。

任务7.1:环形脉冲分配器 一、概述时序电路 计数器 最常用的时序逻辑电路是各种类型的 和 寄存器 同步时序逻辑电路 (三)分类 指在同一时钟脉冲CP的控制下,电路中所有触发器Q的状态都在同一时刻发生改变 在时钟脉冲CP的控制下,各触发器Q的状态改变不在同一时刻发生 同步时序逻辑电路 异步时序逻辑电路 (三)分类 * * 寄存器 计数器 最常用的时序逻辑电路是各种类型的 和

任务7.1:环形脉冲分配器 二、寄存器--概述 概念:用于接收、暂存、传递数码及指令等信息的数字逻辑部件。 1、是什么来的呢? 2、用来做什么的呢? 3、又有什么特点呢? ? ? ? 概念:用于接收、暂存、传递数码及指令等信息的数字逻辑部件。 存放信息的方式:串行输入、并行输入两种 传递信息的方式:串行输出、并行输出两种 分类:数码寄存器和移位寄存器

任务7.1:环形脉冲分配器 三、寄存器--数码寄存器 (一) 定义: 用于暂时存放数码的逻辑记忆电路 (二) 特点: ★ (二) 特点: ★ 数码寄存器是简单的存储器,具有接收、暂存 数码和传递原有数码的功能。 ★ 寄存器存储数据的位数就是构成触发器的个数 ★ 寄存器在时钟脉冲CP的控制作用下,将数据存 放到对应的触发器中

任务7.1:环形脉冲分配器 三、寄存器--数码寄存器 (三)举例:D触发器组成的四位数码寄存器 Q0~Q3是寄存器的数据输出端 四个触发器G0~G3的时钟脉冲输入端C连接在一起,作为接收数码的控制端 D0~D3为寄存器的数码输入端 各触发器的复位 端(直接置0端) 连接在一起,作为寄存器的总清零端,低电平有效。

任务7.1:环形脉冲分配器 四、寄存器--数码寄存器 四位寄存器的工作过程如下: ⒈工作前的清零或清除原有数码 使 ,根据D触发器的特性,即在脉冲的下降沿时,Q3Q2Q1Q0=0000。 该寄存器能同时输入各位数码,并同时输出各位数码,故又称并行输入、并行输出数码寄存器。 ⒉寄存数码 将要存放的数码同时加到相对应的寄存器的数码输入端D0~D3;当时钟脉冲CP的上升沿到来时,触发器G0~G3的状态即由输入端D0~D3来决定;这样就可将二进制数码并行输入到寄存器,并同时可以从寄存器的输出端Q0~Q3输出。 ⒊保存数码 在时钟脉冲CP消失后,各触发器G0~G3都处于保持状态,即记忆(存储);与各输入端D0~D3的状态无关。

任务7.1:环形脉冲分配器 四、寄存器--移位寄存器 (一)定义: 指在移位脉冲的作用下,能把寄存器中的数码依次左移或右移。 (二) 特点: 除了具有存放数码的功能外,还具有移位的功能。 可分为单向移位(左移或右移)寄存器和双向移位(左移和右移)寄存器 。

任务7.1:环形脉冲分配器 四、寄存器--移位寄存器 (三)分类: ⒈ 左移寄存器 ⒈ 左移寄存器 四个D触发器的时钟脉冲输入端C连在一起,作为移位脉冲的控制端;受同一移位脉冲CP上升沿触发控制。 图7-3 D触发器组成的四位左移寄存器 各触发器的复位端连在一起,作为寄存器的总清零端,低电平触发有效。 最低位触发器G0的输入端D0为数码输入端,每个低位触发器的输出端Q与高一位触发器的输入端D相连。

任务7.1:环形脉冲分配器 四、寄存器--移位寄存器 工作过程: 归纳: ⑴工作前的清零或清除原有数码,使 ,即在脉冲的低电 ⑴工作前的清零或清除原有数码,使 ,即在脉冲的低电 平时,寄存器清除原有数码,使Q3Q2Q1Q0=0000。 ⑵按移位脉冲CP的工作节拍,数码输入的顺序应先进入高位数码,然后依次逐位输入低位数码到输入端D0。 经过四个移位脉冲CP的作用后,数码由高位到低位依次逐位往左移动进入到寄存器;因此,具有串行输入串行输出的功能。若从四个触发器的输出端Q3Q2Q1Q0可以同时输出数码,又具有并行输出的功能。 归纳:

任务7.1:环形脉冲分配器 四、寄存器--移位寄存器 (三)分类: ⒉右移寄存器 左、右移寄存器的区别是: 最高位触发器G3的输人端D3为数码输入端,各触发器的连接方式是高位触发器的输出Q与低一位 触发器的输入端D相连。要存放的数码应从高位到低位依次逐位往右移动送到最低位触发器G0的输入端。同样具有串行输入串行输出、并行输出等功能。

任务7.1:环形脉冲分配器 学习目标 步骤一 移位寄存器(集成电路)的认识 步骤二 四位环形脉冲分配器的连接和调试 (一)器材准备 步骤一 移位寄存器(集成电路)的认识 (一)器材准备 (二)功能测试 步骤二 四位环形脉冲分配器的连接和调试 (一)电路连接 (二)电路调试

任务7.1:环形脉冲分配器 步骤一 移位寄存器(集成电路)的认识 (一)器材准备 表7-1 学习任务七所需工具与器材、设备明细表① 序号 步骤一 移位寄存器(集成电路)的认识 (一)器材准备 表7-1 学习任务七所需工具与器材、设备明细表① 序号 名 称 符 号 型 号 规 格 单位 数量 1 双向移位寄存器 IC 74LS194 块 2 集成电路插座 16脚 个 3 电阻 R 1k 4 单掷拨动开关 S 5 直流稳压电源 0~12V 处 6 脉冲信号发生器 台 7 示波器 双踪 8 线路板 9 0~±12V(连续可调)

任务7.1:环形脉冲分配器 步骤一 移位寄存器(集成电路)的认识 (一)器材准备 双向移位寄存器: 步骤一 移位寄存器(集成电路)的认识 (一)器材准备 双向移位寄存器(74LSl94) 双向移位寄存器: 是指在不同的控制信号下,数码能够向右移位或者向左移位,即具有既能右移又能左移两种工作方式的寄存器。 各脚功能: ② 为清零控制端。 当 时,不论各输入端或控制端为何值,寄存器的各输出端均为0。 因此,只有 时,寄存器才工作。 ①M1、M0 为工作方式控制端。 M1M0=00时,寄存器的功能:保持; M1M0=01时,寄存器的功能:右移; M1M0=10时,寄存器的功能:左移; M1M0=11时,寄存器的功能:并行输入。

任务7.1:环形脉冲分配器 步骤一 移位寄存器(集成电路)的认识 (一)器材准备 ③DSR为右移串行输入端。 步骤一 移位寄存器(集成电路)的认识 (一)器材准备 ③DSR为右移串行输入端。 在M1M0=01时,寄存器处于右移工作方式;此时数码可由DSR串行输入,依次向Q0、Q1、Q2、Q3方向移动输入,而数据可从Q3串行输出,也可以从Q0~Q3并行输出。 ④DSL为左移串行输入端。 在M1M0=10时,寄存器处于左移工作方式;此时数码可由DSL串行输入,依次向Q3、Q2、Q1、Q0方向移动输入,而数据可从Q0串行输出,也可以从Q0~Q3并行输出。 ⑤D0~D3为数码输入端。 在CP控制脉冲的作用下,数码可由D0或D3串行输入;亦可在M1M0=11时并行输入;即将输入端D0~D3的数码并行输入到Q0~Q3,即同时存人到寄存器中。 ⑥Q0~Q3为数据的输出端。

任务7.1:环形脉冲分配器 步骤一 移位寄存器(集成电路)的认识 (二)功能测试 ⒈按图7-5所示连接设备和元件。

任务7.1:环形脉冲分配器 步骤一 移位寄存器(集成电路)的认识 (二)功能测试 步骤一 移位寄存器(集成电路)的认识 (二)功能测试 ⒉采用右移方式按表7-2中输入数码,观察寄存器的数据串行输出、并行输出,并将结果填入表7-2中。 表7-2 右移寄存器状态测量记录 M1M0 CP DSR Q3 Q2 Q1 Q0 Q3Q2Q1Q0 01 1 2 3 4 ※每次测试前,寄存器应先清零。

任务7.1:环形脉冲分配器 步骤一 移位寄存器(集成电路)的认识 (二)功能测试 步骤一 移位寄存器(集成电路)的认识 (二)功能测试 ⒊采用左移方式按表7-3中输入数码,观察寄存器的数据串行输出、并行输出,并将结果填入表7-3中。 表7-3 左移寄存器状态测量记录 M1M0 CP DSL Q3 Q2 Q1 Q0 Q3Q2Q1Q0 10 1 2 3 4 ※每次测试前,寄存器应先清零。

任务7.1:环形脉冲分配器 步骤一 移位寄存器(集成电路)的认识 (二)功能测试 步骤一 移位寄存器(集成电路)的认识 (二)功能测试 ⒋采用并行输入方式按表7-4中输入数码,观察寄存器的数据串行输出、并行输出,并将结果填入表7-4中。 表7-4 并行输入寄存器状态测量记录 M1M0 CP D0 D1D2D3 Q3 Q2 Q1 Q0 Q3Q2Q1Q0 11 1 1011 ※每次测试前,寄存器应先清零。

任务7.1:环形脉冲分配器 步骤二 四位环形脉冲分配器的连接和调试 (一)电路连接 ⒈在线路板上按图7-7连接电路。

任务7.1:环形脉冲分配器 步骤二 四位环形脉冲分配器的连接和调试 (二)电路调试 步骤二 四位环形脉冲分配器的连接和调试 (二)电路调试 ⒉置M1M0=01;先置D0=1,输入CP脉冲,然后置D0=0,用示波器观察输出端Q0~Q3的波形。 ⒊校对图7-8所示的波形图。

任务7.2 循环彩灯控制器 学习任务 学习目标 一、概述计数器 二、异步二进制加法计数器 三、异步二进制减法计数器 四、同步二进制加法计数器 任务7.2 循环彩灯控制器 学习任务 一、概述计数器 二、异步二进制加法计数器 三、异步二进制减法计数器 四、同步二进制加法计数器 五、异步十进制加法计数器 学习目标 步骤一:计数器(集成电路)的认识 步骤二:多路循环彩灯控制器的连接和调试

任务7.2 循环彩灯控制器 学习任务 一、概述计数器 二、异步二进制加法计数器 三、异步二进制减法计数器 四、同步二进制加法计数器 任务7.2 循环彩灯控制器 学习任务 一、概述计数器 二、异步二进制加法计数器 三、异步二进制减法计数器 四、同步二进制加法计数器 五、异步十进制加法计数器

任务7.2:循环彩灯控制器 一、概述计数器 (一)定义: (二)作用: (三)构成: (四)种类: 指统计脉冲的输入个数,而能实现计数功能的电路称为计数器。 (二)作用: 主要用于计数,还可以用于分频、定时和数字运算等 (三)构成: 由触发器组合构成 按计数进制 分为二进制、十进制、N进制(任意进制)计数器; 按各触发器翻转的先后次序 (四)种类: 分成异步计数器、同步计数器 按计数过程中累计脉冲个数的增减 分成加法计数器、减法计数器、加法/减法计数器(可逆计数器)等。

任务7.2:循环彩灯控制器 二、异步二进制加法计数器 由三个JK触发器组成 (一)电路组成 根据JK触发器的逻辑功能,JK触发器是处于计数状态。 当各个触发器的控制端C接收到由1变为0的负跳变信号(相当于脉冲下降沿)时,触发器的状态就会翻转。

任务7.2:循环彩灯控制器 二、异步二进制加法计数器 (二)工作过程 归纳:随着计数脉冲CP的不断输入,三个JK触发器中总有一个或以上发生翻转,完成计数功能。各触发器的状态转换是从低位JK触发器到高位JK触发器,依次翻转,不是同时翻转;且计数器是递增计数的 。 二、异步二进制加法计数器 1、工作前的清零 (二)工作过程 2、第一个计数脉冲CP的下降沿到来时 1 1 1 3、第二个计数脉冲CP的下降沿到来时 4、第三个计数脉冲CP的下降沿到来时 依此类推,当第八个计数脉冲CP的下降沿到来时,三个JK触发器又重新恢复为000,则加法计数器的输出为Q2Q1Q0=000。进入下一个计数周期或循环。

任务7.2:循环彩灯控制器 三、异步二进制减法计数器 (一)电路组成 其与异步二进制加法计数器电路区别在于: 连接方式不同,低位JK触发器的输出端接到高一位的JK触发器的控制端C

任务7.2:循环彩灯控制器 三、异步二进制减法计数器 (二)工作过程 归纳:随着计数脉冲CP的不断输入,三个JK触发器中总有一个或以上发生翻转,完成计数功能。各触发器的状态转换是从低位JK触发器到高位JK触发器,依次翻转,不是同时翻转;且计数器是递减计数的 。 三、异步二进制减法计数器 1、工作前的清零 (二)工作过程 2、第一个计数脉冲CP的下降沿到来时 1 1 1 3、第二个计数脉冲CP的下降沿到来时 4、第三个计数脉冲CP的下降沿到来时 依此类推,当第八个计数脉冲CP的下降沿到来时,三个JK触发器又重新恢复为111,则减法计数器的输出为Q2Q1Q0=111。进入下一个计数周期或循环。

任务7.2:循环彩灯控制器 四、同步二进制加法计数器 同步计数器 怎样才能提高计数速度呢? 异步计数器的电路简单 但计数速度慢(由于各触发器状态的改变是逐位进行的) 怎样才能提高计数速度呢? 同步计数器 可将计数脉冲同时送到每个触发器的控制端C(时钟脉冲输入端),使各个触发器的状态改变与计数脉冲同步

任务7.2:循环彩灯控制器 四、同步二进制加法计数器 (一)电路组成 计数脉冲CP同时送到三个JK触发器的控制端C,使三个JK触发器的状态翻转与计数脉冲CP同步。

任务7.2:循环彩灯控制器 四、同步二进制加法计数器 归纳: (二)工作过程 1、工作前的清零 同步计数器各个触发器的状态转换,与输入的计数脉冲CP同步,具有计数速度快的特点。 1、工作前的清零 (二)工作过程 2、第一个计数脉冲CP的下降沿到来时 1 1 1 3、第二个计数脉冲CP的下降沿到来时 4、第三个计数脉冲CP的下降沿到来时 依此类推,当第八个计数脉冲CP的下降沿到来时,三个JK触发器又重新恢复为000,则减法计数器的输出为Q2Q1Q0=000。进入下一个计数周期或循环。

任务7.2:循环彩灯控制器 五、异步十进制加法计数器 (一)电路组成 十进制计数器的使用更方便、更广泛 四位二进制数可以表示一位十进制数 通常是采用从0000~1001的四位二进制数共十个数码表示十进制数的相应数码。 四个下降沿触发的JK触发器G0—G3组成

任务7.2:循环彩灯控制器 五、异步十进制加法计数器 ⑴工作前的清零:使Q3Q2Q1Q0=0000。 (二)工作过程 ⑵由于与三位异步二进制加法计数器电路结构相似,故工作过程与前述的三位异步二进制加法计数器相似。

任务7.2:循环彩灯控制器 工作步骤 步骤一:计数器(集成电路)的认识 步骤二:多路循环彩灯控制器的连接和调试 ㈠器材准备 ㈡异步三位二进制加法计数器电路的连接与调试 ㈢异步三位二进制减法计数器电路的连接与调试 步骤二:多路循环彩灯控制器的连接和调试 ㈠器材准备 ㈡电路的连接与调试

任务7.2:循环彩灯控制器 步骤一:计数器(集成电路)的认识 ㈠器材准备 表7-5 学习任务七所需工具与器材、设备明细表② 序号 名 称 表7-5 学习任务七所需工具与器材、设备明细表② 序号 名 称 符 号 型 号 规 格 单位 数量 1 双JK触发器 IC0、IC1 74LS112 块 2 集成电路插座 16脚 个 3 单掷拨动开关 S 4 直流稳压电源 0~12V 台 5 脉冲信号发生器 6 示波器 双踪 7 线路板 8 指针式万用表 500型或MF-47型 9 电烙铁 15~25W 支 10 焊接材料 焊锡丝、松香助焊剂、烙铁架等 套 11 电子实训通用工具 螺丝刀(一字和十字)、尖嘴钳、剥线钳、镊子、小刀、小剪刀等 12 单相交流电源 220V 处 13 电源线、安装连接导线 若干

任务7.2:循环彩灯控制器 步骤一:计数器(集成电路)的认识 ㈠器材准备 74LSl12各脚的功能为: ①引出端:JK1:1CP、1K、1J、1Q、1SD、1RD。 JK2:2CP、2K、2J、2Q、2SD、2RD。 ②GND:接地端。 ③VCC:电源端,+5V。

㈡异步三位二进制加法计数器电路的连接与调试 任务7.2:循环彩灯控制器 步骤一:计数器(集成电路)的认识 ㈡异步三位二进制加法计数器电路的连接与调试 ⒈将两块74LSll2分别插入集成电路插座及线路板,应注意相互的间距与位置,使导线连接方便。

㈡异步三位二进制加法计数器电路的连接与调试 任务7.2:循环彩灯控制器 步骤一:计数器(集成电路)的认识 ㈡异步三位二进制加法计数器电路的连接与调试 ⒉按图7-13连接电路。应使每个JK触发器的J、K端悬空,呈计数状态。 ⒊调节直流稳压电源,使输出电压为+5V。 ⒋将置零开关S接地,使计数器置零.然后打开开关S。 ⒌计数器脉冲输入端接入脉冲信号发生器,并调节脉冲信号发生器,使其产生频率为1kHz幅度为3.6 V的方波信号。 ⒍将输出端Q0~Q2接入示波器,观察Q0~Q2的状态,并将结果填入表7-6中。

㈡异步三位二进制加法计数器电路的连接与调试 任务7.2:循环彩灯控制器 步骤一:计数器(集成电路)的认识 ㈡异步三位二进制加法计数器电路的连接与调试 表7-6 计数器状态测量记录 异步三位二进制加法计数 异步三位二进制减法计数 CP Q2 Q1 Q0 1 2 3 4 5 6

(三)异步三位二进制减法计数器电路的连接与调试 任务7.2:循环彩灯控制器 步骤一:计数器(集成电路)的认识 (三)异步三位二进制减法计数器电路的连接与调试 ⒈按图7-14连接电路。

(三)异步三位二进制减法计数器电路的连接与调试 任务7.2:循环彩灯控制器 步骤一:计数器(集成电路)的认识 (三)异步三位二进制减法计数器电路的连接与调试 ⒉重复异步三位二进制加法计数器电路的工作步骤,并将结果填入表7-6中。 表7-6 计数器状态测量记录 异步三位二进制加法计数 异步三位二进制减法计数 CP Q2 Q1 Q0 1 2 3 4 5 6

任务7.2:循环彩灯控制器 步骤二:多路循环彩灯控制器的连接和调试 ㈠器材准备 表7-7 学习任务七所需工具与器材、设备明细表③ 序号 表7-7 学习任务七所需工具与器材、设备明细表③ 序号 名 称 符 号 型 号 规 格 单位 数量 1 同步二进制加法计数器 IC 74HC163 快 2 集成电路插座 16脚 个 3 直流稳压电源 0~12V 台 4 脉冲信号发生器 5 示波器 双踪 6 线路板 7 指针式万用表 500型或MF-47型 8 电烙铁 15~25W 支 9 焊接材料 焊锡丝、松香助焊剂、烙铁架等 套 10 电子实训通用工具 螺丝刀(一字和十字)、尖嘴钳、剥线钳、镊子、小刀、小剪刀等 11 单相交流电源 220V 处 12 电源线、安装连接导线 若干

任务7.2:循环彩灯控制器 步骤二:多路循环彩灯控制器的连接和调试 ㈠器材准备 功能: ①清零 当 ,在时钟脉冲CP到来时,清零。 ②置数 当清零控制端 ,预置控制端 ,在时钟脉冲CP到来时,输入数据从D0~D3输入到计数器。 ③保存 但 ,只要输入端CTP、CTT中有一 图7-17 74HCl63外脚引线排列 个为0,则各输出Q0~Q3均保持不变。而在CTT=0,CO为0。 ④计数 当,在时钟脉冲CP到来时,作二进制加法计数。 当计数累加到Q3Q2Q1Q0=1111,进位输出端CO=1;即CO=CTT Q3Q2Q1Q0 。

任务7.2:循环彩灯控制器 步骤二:多路循环彩灯控制器的连接和调试 ㈡电路的连接与调试 ⒈按图7-15连接电路。

任务7.2:循环彩灯控制器 步骤二:多路循环彩灯控制器的连接和调试 ㈡电路的连接与调试 ⒉将74HCl63插入集成电路插座及线路板。 ⒊调节直流稳压电源,使输出电压为+5V。 ⒋接入脉冲信号发生器,并调节脉冲信号发生器,使其产生频率为1kHz幅度为3.6V的方波信号。 ⒌将计数器置零,即使=0,在脉冲到来时,计数器自动清零。 ⒍将计数器置计数状态,即使====1。 ⒎选择脉冲信号发生器的单次脉冲输出。 ⒏接入示波器,观察Q0~Q3及CO的状态和HL0~HL4的状态变化(亮或灭),并将结果填入表7-8中。

任务7.2:循环彩灯控制器 步骤二:多路循环彩灯控制器的连接和调试 ㈡电路的连接与调试 表7-8 多路循环彩灯控制器状态测量记录 CP CO 表7-8 多路循环彩灯控制器状态测量记录 CP CO Q3 Q2 Q1 Q0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16

任务小结 ⒈按照逻辑功能和电路组成的不同,数字电路可以分成组合逻辑电路和时序逻辑电路两大类。时序逻辑电路的特点是电路在任一时刻的输出状态不仅与该时刻输入信号的状态有关,而且还与电路原有的状态有关。时序逻辑电路有两种典型的电路:寄存器和计数器。 2.寄存器分为数码寄存器和移位寄存器。数码寄存器是具有暂时存放数码的逻辑记忆功能,移位寄存器除具有存放数码的记忆功能外,还具有移位功能。 3.在移位脉冲作用下,移位寄存器所存数码若只能向某一方向移动的寄存器叫单向移位寄存器,单向移位寄存器又分有左移寄存器和右移寄存器两种。若寄存器所存数码既能左移又能右移,具有双向移位功能的寄存器叫双向移位寄存器。

⒋计数器能对输入脉冲作计数操作。计数器按不同的方法分类,可分为二进制计数器、十进制计数器等,也可以分为同步计数器、异步计数器、加法计数器和减法计数器等。 ⒌在完成本学习任务之后,应懂得寄存器和计数器的应用和工作过程的分析。

练习题 一、填空题 1.时序逻辑电路简称为 电路,其是由 和 两部分组成。 2.时序逻辑电路按状态转换情况可分为 和 两大类。 1.时序逻辑电路简称为 电路,其是由 和 两部分组成。 2.时序逻辑电路按状态转换情况可分为 和 两大类。 3.寄存器常用于 、 、 数码及指令等信息的数字逻辑部件。 4.寄存器分为 寄存器和 寄存器。 5.数码寄存器具有 、 和 的功能。 6.移位是指在 的作用下,能把寄存器中的数码依次 或 。 7.计数器主要用于 ,还可以用于 、 和 等。 8.计数器由 和 组成。 9.一个触发器可以构成 位二进制计数器。 10.设计一个二十四进制计数器,至少需要 个触发器。

二、选择题 1.时序逻辑电路是由( )组成。 A.组合逻辑电路 B.触发器 C.组合逻辑电路和触发器 2.( )是指数码及指令等信息从一个输入端逐位输入到寄存器中。 A.并行输入 B.串行输入 C.并串行输入 3.寄存器存储数据的位数( )构成触发器的个数。 A.小于 B.等于 C.大于 4.数码寄存器具有( )数码的功能。 A.接收和传递 B.保存 C.A和B 5.计数器的构成是由 ( )组合构成。 A.与门 B.与非门 C.触发器 6.触发器有( )个稳态。 A.1 B.2 C.3 7. ( )计数器则是各种进制计数器的基础。 A.二进制 B.八进制 C.十进制

8.异步二进制加法计数器的各触发器的状态转换总是 ( )。 A.从低位触发器到高位触发器翻转 B.从高位触发器到低位触发器翻转 C.同时翻转 9.同步二进制加法计数器的各触发器的状态转换总是 ( )。 10. ( )个触发器可以表示一位十进制数的数码。 A.一  B.二  C.四

三、判断题 1.异步时序逻辑电路是在时钟脉冲的控制下,各触发器的状态 先后发生改变。( ) 2.移位寄存器除具有存放数码的记忆功能外,还有移位功能。( ) 3.移位是指在移位脉冲的作用下,只能把寄存器中的数码依次右 移。( ) 4.数码寄存器是最简单的存储器。( ) 5.计数是指统计输入的脉冲个数。( ) 6.一个触发器可以用来表示一位十进制数。( ) 7.构成计数器电路的器件必须具有记忆功能。( ) 8.按照计数器在计数过程中触发器翻转次序,将计数器分成同步 计数器和异步计数器。( )

四、综合题 1.试述时序逻辑电路与组合逻辑电路有何区别? 2.什么是并行输出?什么是串行输出? 3.数码寄存器与移位寄存器有何区别? 4.什么是移位?移位寄存器有什么功能? 5.试述图7-4所示电路的工作过程。 6.试述异步二进制加法计数器与异步二进制减法计数器的区别。 7.什么是异步计数器?什么是同步计数器? 8.如图7-18所示的三位数码寄存器,若电路原状态 Q2Q1Q0=101,输入数据D2D1D0=011, 则CP脉冲到来后, 电路状态如何变化?

图7-19 综合题9附图 图7-18 综合题8附图 9.试分析图7-19所示的二位计数器的工作原理。 10.试分析如图7-20所示的三位计数器的工作原理。 图7-20 综合题10附图