MicroElectronics (Beijing) Inc 微嵌电子技术(北京)有限责任公司 MicroElectronics (Beijing) Inc
目录 1、公司简介 2、USRP2产品介绍 3、USRP2硬件体系结构
公司简介 微嵌电子技术(北京)有限责任公司是由热衷于开源软件运动的国内外从业于软件、硬件、DSP及通信行业的资深专业人士联合创办的。位于北京市高新技术研发企业云集的中关村。公司主营业务软件定义无线电,认知无线电的设计、咨询及通用软件无线电平台(USRP)的研发,数字信号处理,VOIP技术,软件语音及数据交换机技术及通用嵌入式系统的开发。
USRP概述 通用软件无线电外围设备(Universal Software Radio Peripheral,USRP)可以使工程师快速设计和实现强大、灵活的软件无线电系统。 一个典型的USRP 产品系列包括两部分:一个带有高速信号处理的FPGA 母板,和一个或者多个覆盖不同频率范围的可调换的子板。它们共同实现把比特流数据从天线传到主机电脑(即接收),或者从主机电脑传送到天线(即发送)。在各种子板中,USRP 系列涵盖从直流到5.9GHz 的整个范围,这包括了从调幅广播到超过Wi‐Fi 的所有频率。 USRP 系列的真正价值是能使工程师和设计者花费非常低的预算和最少的精力。两者的强强联合,灵活的硬件、开源的软件和拥有资深用户的GNU Radio 社区等诸多因素的强力组合,使它成为您进行软件无线电开发的理想平台。
USRP2产品介绍
USRP2 产品介绍 USRP2-PKG母板套件包括:USRP2母板板,外壳,SD卡,2根RF电缆,网线,直流电源及安装附件。 特性: 1) 50 MHz 瞬时射频带宽 2) 千兆级以太网连接 3) MIMO 电缆连接 - 基于每台 USRP2 上只有单路收发 链路, MIMO 的构建必须两台或两台以上 USRP2 来构建 4) 板上 FPGA 处理 - Onboard FPGA processing 5) FPGA: Xilinx Spartan XC3S2000 6) ADCs: 14-位 100 MS/s 7) DACs: 16-位 400 MS/s 8)能够锁定一个外部 5 或 10 MHz 的参考时钟
USRP2硬件体系结构
软件定义无线电体系结构 天线 射频 中频 基带(软件部分) ADCDAC FPGA DSP CPU GPU 带通滤波器 频率振荡器
体系结构-总体 Software Hardware
体系结构 Transmitter Receiver User-defined Code RF Front end ETH FPGA DAC PC USRP2 (mother board) Daughter board User-defined Code Receiver ADC RF Front end FPGA ETH PC USRP2(mother board) Daughter board 11
体系结构 Transmitter Receiver User-defined Code RF Front end ETH FPGA DAC PC USRP2 (mother board) Daughter board User-defined Code Receiver ADC RF Front end FPGA ETH PC USRP2 (mother board) Daughter board 12
体系结构-硬件 User-defined Code RF Front end ETH FPGA ADC DAC RX2400 2.3-2.9 GHz Transceiver 50mW output (17dBm) 0-70dB Gain Direct conversion architecture Transceiver switch
体系结构-硬件 User-defined Code RF Front end ETH FPGA ADC DAC Spartan-3A DSP FPGA XC3D3400A UHD FPGA Firmware in flash, loaded in power-cycle Digital down converters (DDC) implemented with cascaded integrator-comb (CIC) filters, decimator and interpolator
体系结构-硬件 User-defined Code RF Front end ETH FPGA ADC DAC Spartan-3A DSP FPGA XC3S2000 UHD FPGA Firmware in flash, loaded in power-cycle Digital down converters (DDC) implemented with cascaded integrator-comb (CIC) filters, decimator and interpolator
体系结构-软件 Configure (Sampling Rate,Frequency…) Based on UHD API User-defined Code RF Front end ETH FPGA ADC DAC PC Configure (Sampling Rate,Frequency…) Based on UHD API GR-UHD is available in GNU Radio 3.4.0 or higher GNU Radio Companion Code may be Python,C++ 16
LED指示 A:transmitting B: mimo cable link C: receiving D: firmware loaded E: reference lock F: CPLD loaded
公司USRP项目介绍 1、FM 2、TV 3、频谱分析仪 4、数据传输 5、局域网及流媒体 7、HDSDR 8、飞机轨迹跟踪 9、蓝牙 10、openbts 11、openbts-GPRS 12、27MHz无线键盘监控 13、Matlab 14、GRC_demo
USRP系列产品介绍 主板: 1、USRP1 2、USRP B100 3、USRP E100 4、USRP2 5、USRP N200 8、Range Network RAD1 9、yateBTS 10、USRP x300 11、USRP X310 12、UmTRX 子板: 1、WBX 2、SBX 3、RFX400 4、RFX900 5、 RFX1800 6、 RFX2200 7、 RFX2400 8、 RFX1800 9、XCVR2450 10、DBSRX 11、DBSRX2 12、TVRX 13、TVRX2 14、LFTX 15、BasicRX 16、BasicTX 17、BURX 18、CBX