3.3 用中规模集成电路设计其他的组合逻辑电路 返回 用数据选择器设计组合逻辑电路 用译码器设计组合逻辑电路

Slides:



Advertisements
Similar presentations
再议全国卷,促高二教学 北大附中广州实验学校高中物理备课组长 周兆棠 一.近五年 “ 新课标Ⅰ卷 ” 考试情况分析 1. 试题结构特点: 8 道选择 2 道实验 2 道计算 1 道选考( 3 选 1 模式) 48 分 选择题特点: 8 道选择题 4 个在必修模块 跨模块题目在
Advertisements

港股通首单分拆合并业务技术培训. 恒发洋参 4 : 1 合并股份 根据恒发洋参控股有限公司(恒发洋参)之股份合并建议,每 4 股每股面值 港元之现有股份( “ 现有股份 ” )将合并为 1 股每股面值 港元之股份 (“ 合并股份 ”) 。合并股份的开始买卖日期预计为 2016.
九十五年國文科命題知能 研習分享.
第三章 民事诉讼法的基本原则 教学目的和要求: 明确我国民事诉讼法基本原则的意义,确立依据及其分类,掌握民事诉讼法的特有原则。 1
人口与环境 邯郸市第一中学 王贺渠 2015年4月2日.
提高社会组织的自律能力 履行社会组织的社会责任
智慧型感測器產業概況.
筛选并整合文中的信息”包括两个方面的内容,一是能够对照材料辨别题中信息的正误,二是能够筛选出与题目有关的语句,进行简答。
财经法规与会计职业道德 与教材配套的应试指导,基于教材进行归纳总结“考什么”“怎么考”“怎么练”.
智力測驗 答題技巧及經驗談.
编码、译码、显示电路. 编码、译码、显示电路 实验目的 学习实验中各种故障的检测、排除。 学习编码器原理及使用。 熟悉七段译码器的逻辑功能和使用。 掌握七段显示器的使用方法。 实验三 译码器及应用 实验目的 学习实验中各种故障的检测、排除。 学习编码器原理及使用。 熟悉七段译码器的逻辑功能和使用。
第六章 其他税收法律制度.
第十章《票据法》.
婴幼儿米粉 准妈妈适用新鲜活米.
2015年浙江省龙游县事业单位公告解读 综合基础知识 浙江 朱瑞
第二单元 生产、劳动与经营 第六课 投资理财的选择 一.储蓄存款和商业银行.
第六章 时序逻辑电路 【教学目标】1. 掌握时序电路的分析方法; 2. 掌握同步时序电路的设计方法;
第3课 收复新疆.
第五章 第一节 会计职业道德概述.
案例分析题 主讲蔡影.
第十章 会计档案 本章主要介绍了五方面的内容:(1)会计档案的概念和内容;(2)会计档案归档;(3)会计档案的保管期限;(4)会计档案的查阅、复制和交接;(5)会计档案的销毁 本章属于非重点章, 三年试卷中所占分值各为6分、7分、7分。
1.6 中国人口迁移.
高三政治二轮复习系列课件 专题十一  中华文化与民族精神.
当我们深陷房价的困扰 食品安全却令人担忧.
一年級評估安排.
8 会计报表分析和决策.
第十一单元 第24讲   第十一单元 世界经济的全球化趋势.
3.2 体外受精和早期胚胎培养 季延中学 许玉坤.
全 国 教 育 经 费 统 计 报 表 填表说明及指标解释 2011年12月 主讲人:焦叶飞 去除PPT模板上的--无忧PPT整理发布的文字
项目进度管理.
员工保险 雇主责任险 概要 员工发生工伤事故后产生的一系列赔偿责任
第四节 会计监督.
2015年考研政治近代史纲要 第一讲 考研试题分析 主讲教师:李阅民.
第十七章 会计政策、会计估计变更和差错更正
第三章 会计账务处理流程 第一节 会计循环 第二节 会计凭证 第三节 会计账簿 第四节 期末账项调整 第五节 会计报表 第六节 账务处理程序.
第七课 关注经济发展 造福人民的经济制度 授课教师 张爱岭 辉县市第一初级中学 政治教研组 2013年11月27日.
义务教育程标准实验教科书 数 学 五年级下册第七单元 教材分析 平湖市叔同实验小学  俞军.
9.1 抽签的方法合理吗.
省级精品课程《产品技术创新》 第3讲 创造性思维 主讲:李 颖 TEL
权力的行使:需要监督 北京市京源学校 冯 悦.
线索一 线索二 复习线索 专题五 线索三 模块二 第二部分 考点一 高考考点 考点二 考点三 配套课时检测.
8.2 严守法律.
《做自立自强的人》单元复习.
第十章 行政事业单位会计.
课标版 政治 第一课 美好生活的向导.
第二章生态系统复习.
动物激素的调节及其在农业生产中的应用(B级)
交通运输业经济统计专项调查培训 ——道路运输业.
2012版中考二轮复习历史精品课件北师大版 (含2011中考真题) 专题五世界近代史
公民與社會第二冊 第三章 政府的體制.
第一节模拟电路设计方法 第二节数字电路设计方法 第三节单片机控制
第3章 组合逻辑电路.
《数字电子技术基础》(第五版)教学课件 清华大学 阎石 王红
第6章 組合邏輯應用實驗 6-1 編碼∕解碼器實驗 6-2 多工∕解多工器實驗 6-3 七段顯示解碼器.
组合逻辑电路 ——中规模组合逻辑集成电路.
结束 放映 1.1 数制及编码 数制及其转换 编码 返回 2019/5/1.
数字电子技术 电子教案 章洁.
11月 27 中三級家長會 2016 講題: 334 新高中課程 及 本校選科機制.
基础会计.
教育概論 答題要訣.
实验十 电子秒表.
攜物型自走車 專題報告.
 第四章 消费税法律制度 经济法基础 模板来自于
直线运动习题精选(总分50分) 1、电磁打点计时器使用 流 V电源,电火花计时器使用 流 V电源。
美菱的创新.
组合逻辑电路的设计与测试 一、实验目的 1、掌握用SSI及MSI实现组合电路的设计方法。
动态扫描显示(实验四) 查询式键盘(实验五)
中级会计实务 ——第一章 总论 主讲:孙文静
专题八 欧美代议制的确立与发展 (17—19世纪) 英    美 法 德 选修:日本 俄国.
2-2 圖形的放大與縮小.
Presentation transcript:

3.3 用中规模集成电路设计其他的组合逻辑电路 返回 3.3.1 用数据选择器设计组合逻辑电路 3.3.2 用译码器设计组合逻辑电路 结束 放映 3.3 用中规模集成电路设计其他的组合逻辑电路 3.3.1 用数据选择器设计组合逻辑电路 3.3.2 用译码器设计组合逻辑电路 3.3.2 用加法器设计组合逻辑电路 返回 2019/5/7

复习 十六选一的数据选择器应有怎样的输入、输出、选择、控制端? 如何用两片八选一数据选择器构成十六选一数据选择器?   十六选一的数据选择器应有怎样的输入、输出、选择、控制端?   如何用两片八选一数据选择器构成十六选一数据选择器?   如何利用八选一数据选择器实现三变量组合逻辑函数? 2019/5/7

返回 3.3 MSI组合逻辑电路的分析 随着中规模集成组合逻辑电路的不断发展,使得许多功能的组合逻辑电路可直接使用中规模集成电路来实现。这不仅可以缩小电路的体积、减少连线、降低成本、提高电路的可靠性,而且使电路的设计工作变得十分简便。目前使用较多的中规模集成电路有数据选择器、译码器和全加器等。 2019/5/7

返回 3.3.1 用数据选择器设计组合逻辑电路 1.要设计电路的变量数与数据选择器的地址数目相等 3.3.1 用数据选择器设计组合逻辑电路 返回 1.要设计电路的变量数与数据选择器的地址数目相等 在这种情况下,可在数据选择器的地址输入端输入函数的变量,在数据输入端输入1或0,以控制与之对应的最小项在函数表达式中是否出现。数据输入端输入的是1,对应的最小项出现;数据输入端输入的是0,对应的最小项不出现。根据这一原则,从而可构成不同的功能的组合逻辑电路。 2019/5/7

2019/5/7

2019/5/7

在这种情况情况下,就要将逻辑函数的多余的变量分离出来,一般是分离从排在后面的变量。 2 要设计电路的逻辑函数的变量数多于数据选择器的地址数目   在这种情况情况下,就要将逻辑函数的多余的变量分离出来,一般是分离从排在后面的变量。 2019/5/7

2019/5/7

3.用数据选择器设计组合逻辑电路的步骤: (1) 写出要设计的逻辑函数的最小项表达式。 l         根据设计要求列出逻辑函数的真值表,由真值表直接写出逻辑函数的最小项表达式,无需 化简。 l         若设计要求给出了逻辑函数,可将逻辑函数表达式直接变换成最小项表达式。 (2) 根据逻辑函数包含的变量数,选定数据选择器,一般含有n变量的逻辑函数,可选择2n或2n-1选1数据选择器。若规定使用的数据选择器不能达到设计要求,可将数据选择器扩展使用。 (3) 列出所选数据选择器的输出函数表达式。 (4) 将要设计的逻辑函数表达式和数据选择器的输出函数表达式进行对照比较,确定地址输入端的输入信号和数据输入端的输入信号,使两函数对应相等。 (5) 按照上一步中确定的输入信号连接电路,画出电路连线图。 2019/5/7

l 写出逻辑函数的最小项表达式,根据需要可变换成与或表达式。 3.3.2 用译码器设计组合逻辑电路 用译码器设计组合逻辑电路的一般步骤: l         写出逻辑函数的最小项表达式,根据需要可变换成与或表达式。 l         根据函数包含的最小项选择合适的译码器,译码器的输入端数须和逻辑函数的变量数相 等,且通常是选择二进制译码器,因为二进制译码器的输出端才能产生输入变量的所有最小项。 l         确定译码器的输入变量,并用译码器的输出信号表示所要设计电路的逻辑函数。 按照译码器的输出信号表示的设计电路的逻辑函数表达式,,画出译码器的连线图。 2019/5/7

2019/5/7

2019/5/7

[例3.3.7] 试用全加器设计一个能将8421BCD码转换成余三码的代码转换器。 3.3.3 用全加器设计组合逻辑电路 1.用全加器实现代码转换 用全加器组成某两种BCD码之间的转换电路时,首先要分析两种BCD码之间的关系,找出它们之间的转换规律。下面以8421BCD码转换成余三码为例,说明用全加器实现代码转换的方法。 [例3.3.7] 试用全加器设计一个能将8421BCD码转换成余三码的代码转换器。 [解](1)分析题意,列出真值表。 题目要求设计的代码转换器,输入信号是8421BCD码,输出信号是余三码。 可列出它的真值表如表3.3.2所示。 2019/5/7

表3.3.2 例3.3.7真值表 输 入 输 出 A3 A2 A1 A0 Y3 Y2 Y1 Y0 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 2019/5/7

(4)画出连线图,如图3.3.7所示。 由例3.3.7可知,若某一逻辑函数的输出恰好等于输入代码表示的数值加上另外一个常量或是由用一组输入变量组成的代码时,使用全加器设计电路往往十分方便。 图3.3.7 例3.3.7电路连线图 74LS138 2019/5/7