Exp4:加法器
實驗元件 TTL 7486 (2 Input XOR) TTL 7408 (2 Input AND) TTL 7432 DIP SW 8 Pin 1KΩ *2 220Ω *2 LED
實驗元件簡介 TTL 7408
實驗元件簡介 TTL 7486
實驗元件簡介 DIP SW 8 Pin A B C D
Truth table A B S C 1
半加器 全加器 2-Bit加法器 n-Bit加法器 2補數 利用二補數,使加法器可執行減法動作 不具進位輸入的1-Bit加法器 整合一個全加器及一個半加器而成 n-Bit加法器 整合n - 1個全加器及一個半加器而成 2補數 1’s complement 2’s complement A-B=A+(2’complement of B) 利用二補數,使加法器可執行減法動作
實驗步驟
完成滿足下列真值表的1-Bit半加器 A B S C 1
完成滿足下列真值表的1-Bit全加器 A B Cin S Cout 1
實驗問題 推導如何應用全加器及半加器來建立n-Bit的加法器 加法器為一切算數邏輯的基礎,試簡單說明加法器如何運用在乘法器及除法器上?