Presentation is loading. Please wait.

Presentation is loading. Please wait.

授课对象:微电子、电子、计算机专业本科生、研究生 先修课:数字逻辑电路、Verilog

Similar presentations


Presentation on theme: "授课对象:微电子、电子、计算机专业本科生、研究生 先修课:数字逻辑电路、Verilog"— Presentation transcript:

1 授课对象:微电子、电子、计算机专业本科生、研究生 先修课:数字逻辑电路、Verilog
暑期学校网址: 授课教师:殷积磊 (外聘) 授课对象:微电子、电子、计算机专业本科生、研究生 先修课:数字逻辑电路、Verilog 上课安排:7月9日-20日,下午1点-5点,理2623机房 考核方式:实验报告 殷积磊:2006年7月北京大学微电子学系学士学位,2009年7月北京大学微电子学系硕士学位;现任GlobalFoundries 高级经理 Session 1 1.UVM概述 2.UVM TestBench基本架构介绍 3.UVM类库介绍 4.UVM report机制 Session 2 1. UVM Object类型介绍 2. UVM Component类型介绍 3. UVM TLM Session 3 1.UVM Sequence 2.为什么要使用UVM Sequence 3.如何创建Sequence 4.怎样启动Sequence 5.Sequence的高级应用 6.UVM Register Model Session 4 1.UVM Configure 2.UVM Configdb Usage 3.UVM Factory 4.UVM Field Automation 5.UVM Callback 6.UVM Event 工业界经验: 1、Senior Methodology Engineer, 2009年07月-2010年09月,MTK 2、Beijing IP Dep. Sr. Manager, 2010年10月-2018年03月,IBM - GlobalFoundries 3、大数据家(北京)科技有限公司 合伙人 4、IC咖啡发起人,北大硅谷1898合伙人 技术专长: 1、基于先进工艺(FX7/FX14/FDX22/Cu32/Cu45)的高速高性能数字IP/SoC设计和验证(IP - DDR3/4、PCIe Gen2/3/4、Ethernet 1G/10G/25G/40G/100G/200G/400G; 2、SoC设计 - A72/A53 ARM based SoC design & verification) 数字集成电路验证方法


Download ppt "授课对象:微电子、电子、计算机专业本科生、研究生 先修课:数字逻辑电路、Verilog"

Similar presentations


Ads by Google