Download presentation
Presentation is loading. Please wait.
Published byVera Hartanti Sutedja Modified 5年之前
1
时序逻辑电路实验 一、 实验目的 1.熟悉集成计数器的功能和使用方法; 2.利用集成计数器设计任意进制计数器。 二、实验原理
(1)集成计数器74LS161
3
(2)利用74LS161构成任意进制计数器 例:用74LS161构成十二进制加法计数器。 (a)反馈清零法
4
(b)反馈置数法(置数0001)
5
三、基础性实验任务及要求 (1)测试74LS161的逻辑功能 按照74LS161的功能表,逐项测试清零、置数、保持和计数功能。
然后在CP端接入2Hz脉冲信号,并将4位输出端信号Q3 ~ Q0送到译码显示电路,观察数码管显示数字的情况。 ② 在CP端接入1kHz脉冲信号,用示波器分别测量CP、QA波形;QA、QB 波形;QB、QC 波形;QC、QD 波形,并对应画下来,比较它们的时序关系。 (3)利用两片74LS161构成60进制加计数器
6
四、设计性实验任务及要求 五、实验报告要求 (选做)
用集成计数器74LS161、译码器74LS138和门电路设计一个彩灯控制电路,要求八只彩灯中只有一只灯亮,且这一亮灯循环右移(或左移)(实际安装时,彩灯用发光二极管代替)。 五、实验报告要求 见实验教材P7(基础实验报告)
Similar presentations