Download presentation
Presentation is loading. Please wait.
Published byΣυντύχη Μανωλάς Modified 5年之前
1
实验六 触发器逻辑功能测试 一、实验目的 二、实验仪器 1、熟悉并掌握RS、D、JK触发器的构成、工作原理和 功能测试方法。
2、学会正确使用触发器集成芯片。 二、实验仪器 1、数字电路实验箱 一台 2、器件 74LS00 二输入端四与非门 片 74LS74 双D触发器 片 74LS112 双J—K触发器 片
2
三、实验原理 触发器具有两个稳定状态。用以表示逻辑状态“1”和“0”,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态,它是一个具有记忆功能的二进制信息存贮器件,是构成各种时序电路的最基本逻辑单元。
3
四、实验内容及步骤 1.基本RS触发器功能测试 用两个TTL与非门首尾相接构成的基本RS触发器电路如图6-7所示。
(1)按表6-5在输入端加信号,观测并记录触发器的Q和 端的状态,并说明在上述各种输入状态下,触发器执行的逻辑功能,将结果填入表6-5中。 图6-7 基本R-S触发器电路
4
表6-5 Q 逻辑功能 1
5
(2) 端接低电平、 端加脉冲;观察Q和 端的状态。
(5) 当 、 同时由低电平跳为高电平时,注意观察Q和 端的状 态。重复3-5次看Q和 的状态是否相同,以正确理解“不定”状态的含义。
6
电路如图6-8所示。 、 为异步置1端、置0端(或称异步置位、复位端),CP为点动时钟脉冲端。按表6-6要求进行测试,并记录填表。
2. 维持——阻塞型D触发器功能测试 电路如图6-8所示。 、 为异步置1端、置0端(或称异步置位、复位端),CP为点动时钟脉冲端。按表6-6要求进行测试,并记录填表。 图6-8 D触发器电路
7
表6-6 CP D Qn Qn+1 1 X 上升沿
8
电路如图6-9所示。按表6-7要求进行测试,并记录填表。
3. J-K触发器功能测试 电路如图6-9所示。按表6-7要求进行测试,并记录填表。 图6-9 J—K触发器电路
9
表6-7 CP J K Qn Qn+1 X X X X 下 降 沿 1 沿 沿 沿
10
五、实验报告要求 1.实验目的 2.实验仪器和设备 3.实验原理及原理图 4.实验内容及步骤 5.整理实验数据并进行相应的数据处理
其中包括: 1)整理实验数据并填表。 2)总结各类触发器的特点。 3)说明74LS74、74LS112是上升沿触发?下降沿触发?
Similar presentations