授課教授 : 陳永耀 博士 學生 : 藍浩濤 P 電機所控制組

Slides:



Advertisements
Similar presentations
课前寄语 1 、保持纪律 2 、相互配合. 第三节 公民的投资 —— 公民的存款储蓄 课堂导入.
Advertisements

平衡飲食保健強身 整理至簡體版,作者不可考。內容為 參加國際健康會議所發表的心得。. 人應該活多久 有人告訴我五六十歲就差不多了。 我在醫院工作四十年了,絕大部分病死的人是 很痛苦的。 我在美國遇見張學良,一進門見到他就大吃ㄧ驚, 他眼不花,耳不聾,很多人問他:少帥,您怎 麼能活這麼久? 他回答:不是我活的久,是他們活的太短了。
10 级微电子飞跃讲座 ― 电路方向 马思鸣 北大信科微电子 10 级.
美 丽的轴对称图形 教学内容 教学目标 教学重点、难点 教法、学法 教学过程 教材从具体到抽象,从感性到理性,从实 践到理论,再用实践检验理论,层次分明,循序 渐进的指导学生认识自然界和日常生活中具有轴 对称性质的事物,使学生进一步认识前面所学的 平面图形的本质特征。 教 学 内 容教 学 内.
親 ( 四 ) 親近神的路. 一、親的三字訣、七字訣: 親近神,親愛人; 與主交通親近神,同情關心親愛人。 甚麼是親? 1. 親有親近、親愛,更有關心、同情、親切的 意思。 2. 親的人與人沒有間隔,拉近人與人之間的距 離,並且樂意幫助人,與人相調建造在一起。
第二班群教師團隊 105 張心平 107 鐘于寧 106 黃意評 108 鄭婉茹. 第二班群之班親會說明 學校規定事項說明 教學活動說明 班群活動介紹.
有教無類 因材施教 適性揚才 多元進路 優質銜接
申論題要拿高分並不容易,因為他是 有一定的技巧的,如果你遵照下列技 巧來作答申論題,相信高分並不難拿, 其技巧如下:
联合国提出个口号:“千万不要死于无知” 保健的三个里程碑 平衡饮食 有氧运动 心理状态.
什么是SOPC: SOPC是英文System On a Programmable Chip的缩写,称为片上可编程系统。SOPC将传统的EDA技术、计算机系统、嵌入式系统、数字信号处理等融为一体,综合了各自的优势,且在结构上形成一块芯片。 为什么用SOPC:SOPC是现代电子技术和电子系统设计的发展趋势,建立了电子系统设计的新模式。用户利用SOPC开发平台,自行设计高速、高性能的DSP处理器、特定功能的CPU及其外围接口电路,创建结构最为简洁的电子系统。
SOPC技术 数字逻辑电路 主讲:刘昌华 嵌入式技术研究所
FPGA设计与应用 大连理工大学软件学院 王洁 2011年春季.
第1章 电子系统设计训练.
102大學甄選入學 個人申請、繁星推薦說明 主講人:簡慧嫻.
Recent Research Progresses in Zhejiang University
新進教師研習 教務處報告 報告人:教務處 林永仁 2011 年 8 月31日.
平衡飲食保健強身.
「明清時期台灣古典散文」 教師:田啟文.
西方行政学说史 导论:西方行政学的产生与发展历程.
軍用電腦科技趨勢與產業應用 全科科技 陳以昌.
岩層中的奧秘與寶藏.
102-1 Under-Graduate Project FFT
心在哪裡 夢在哪裡.
逻 辑 学 主讲:李贤军.
颈椎移位.
第2章 SOPC硬件开发环境及流程.
EDA技术 第9章 FPGA硬件设计.
美学概论 主讲教师 孙建章 沈阳电大文法系.
其他电感式 测微头 电感测微器(位移测量) 红宝石测头 航空插头.
第2章 FPGA/CPLD结构与应用.
总 复 习 班 级:测控技术与仪器2011-1、2班 授 课:滕召胜.
氣候變遷對南台灣降雨造成之影響 研究背景 結果與討論 研究方法 結論 朱振豪1 、彭康豪1 、莊煌甲1 、邱俊彥2,* 研究目的
集成电路与EDA技术的发展.
《 E D A 技 术》 课 程 教 学 讲授:伍宗富 湖南文理学院电气与信息工程学院 2017年3月22日星期三.
目 錄 壹、緣由 貳、問題解析 參、問題歸納 肆、因應對策 伍、評鑑獎勵 陸、追蹤考核 1.
电 子 信 息 工 程 系 热 烈 欢 迎 来自全国各地的新同学!.
第1章 FPGA概述 1.1 FPGA的发展历程 1.2 FPGA的基本原理 1.3 FPGA的设计方法 1.4 FPGA的设计流程
水煮FPGA 传统FPGA设计流程简介.
数字系统设计 I Digital System Design I
數位系統實驗 --課程介紹 教師:潘欣泰.
浅谈基于FPGA的电路设计 报告人:吴爱平 2005/11/13
版权所有,禁止未经授权的商业使用行为 何宾 Tel: 北京中教仪装备技术有限公司.
“互联网+FPGA” 未来计算实验室 --让FPGA使用更简单、更便利、更便宜 FPGA 在线实验.
EDA技术实用教程 第1章 概 述.
可编程逻辑器件及ASIC简介.
可编程器件与电子设计自动化 上海交通大学电工及电子技术实验中心 一九九九年三月.
緣由 由於積體電路(Integrated Circuit, IC)製造技術的精進,系統設計已由運用個別積體電路功能整合的方式進步至系統晶片(System-on-a-Chip, SoC) 設計的世代。原本分屬不同設計範疇的類比(Analog)積體電路設計與數位(Digital)積體電路設計已經必須同時整合,而進入新的混合訊號(Mixed-Signal)積體電路設計的世代。
PIC-CPLD原理和系统设计.
本章小结: 可编程逻辑器件(Programmable Logic Device,简称为 PLD)是目前数字系统设计的主要硬件基础。现场可编程门阵列 FPGA(Field Programmable Gate Array)现场可编程门阵列FPGA在结构上由逻辑功能块排列为阵列,功能由逻辑结构的配置数据决定,配置数据可以存放在片外的EPROM或其他存储体上,人们可以控制加载过程,在现场修改器件的逻辑功能。
Programmable Logic Architecture Verilog HDL FPGA Design
邏輯設計 Logic Design 顧叔財, Room 9703, (037)381864,
基于成形和模数变换的电荷测量前端模拟ASIC设计
數位邏輯與實習 Week 4 曾建勳.
培训目标及内容 第一部分培训目标: PSoC概念 PSoC结构 PSoC设计流程 IP和设计复用技术 PSoC器件电气特性.
第6章 FIR数字滤波器设计 6.1 FIR数字滤波器原理 6.2 使用DSP Builder设计FIR数字滤波器
EDA 第二章 可编程逻辑器件.
第1章 概述 1.1 DSP实现方案及设计流程 1.2 现代DSP设计流程概述 1.3 两类DSP解决方案的比较.
長虹虹頂新建工程 中鹿營造/ 宏林營造廠- 聯合承攬
銘傳大學 商品設計學系 副教授兼系主任 衛 萬 里 博士 最高學歷 國立台灣科技大學設計研究所 設計學博士 教學研究
第一章 概 述.
通信工程专业英语 Lesson 13 Phase-Locked Loops 第13课 锁相环
Thinking Physics -Vibrations.
长春工业大学工程训练中心 EDA技术及应用实践课程 Maxplus Ⅱ 软件开发系统简述 主讲:刘春阳 长春工业大学工程训练中心
SoC 與微控制器的發展 朱亞民.
第四章 QuartusII软件的应用 本章重点: 本章难点: EDA技术 QuartusII的设计输入 QuartusII软件的综合与编译
專題組員:王華緯 S 李冠樺 S 林世竺 S 張羽瑄 S 指導教師:林得裕
單元3-2-1 濾波電路 單元總結.
ARM裸机第一部分-ARM那些你得知道的事
Example for CIC Report CIS-I.
緣由 由於積體電路(Integrated Circuit, IC)製造技術的精進,系統設計已由運用個別積體電路功能整合的方式進步至系統晶片(System-on-a-Chip, SoC) 設計的世代。原本分屬不同設計範疇的類比(Analog)積體電路設計與數位(Digital)積體電路設計已經必須同時整合,而進入新的混合訊號(Mixed-Signal)積體電路設計的世代。
Presentation transcript:

授課教授 : 陳永耀 博士 學生 : 藍浩濤 P90921001 電機所控制組 全新架構的全數位式無類比鎖相倍頻電路 Create DLL circuit and Multiple frequency with VHDL or VERILOG in CPLD,FPGA or ASIC 授課教授 : 陳永耀 博士 學生 : 藍浩濤 P90921001 電機所控制組

OUTLINE Conclusions Abstract Purposes of DLL DLL Definition and Principle Circuit Design with VHDL in CPLD and FPGA Flowchart Simulation Wave for Lattice CPLD Experimental Results on Oscilloscope Conclusions

Abstract DLL usually implements with logic and analog circuit in ASIC design. CPLD and FPGA are logic devices,and must design DLL or PLL to implement in devices design first. Could we create a simple DLL circuit with VHDL or Verilog implementing in CPLD, FPGA or ASIC ?

Purposes of DLL ADC and DAC CPU design Single chip design SOC design DDR design Wireless circuit DSP

DLL definition and principle DLL ( Delay Lock Loop )

Circuit design with VHDL in CPLD and FPGA Flowchart Language Description RTL ( Register Transfer Level) Transfer to RTL format Cell Mapping Optimal circuit Auto Compiler Flow in CPLD and FPGA Netlist of circuit

Simulation Waves for Lattice CPLD Lattice 2032VE-110 Lattice 2064VE-100 Lattice M4A3-256/100 Altera EPM7032LC44-6

Lattice 2032VE-110

Lattice 2032VE-110

Lattice 2064VE-100

Lattice M4A3-256/100

Altera EPM7032LC44-6

Experimental Results on Oscilloscope Lattice M4A3-256/160-10YC 及電路板實際外觀

Lattice 2064VE-100LT100 及電路板實際外觀

Lattice M4A3-256/160-10YC 延遲的輸出波形

Lattice M4A3-256/160-10YC 倍頻的輸出波形

Lattice 2064VE-100LT100 鎖相的輸出波形

Lattice 2064VE-100LT100 鎖相的輸出波形

Lattice 2064VE-100LT100 延遲的輸出波形

Lattice 2064VE-100LT100 鎖相的輸出波形

Lattice 2064VE-100LT100 鎖相的輸出波形

Lattice 2064VE-100LT100 倍頻的輸出波形

儀器誤差+電路板誤差+測試棒誤差+測試棒接點電阻延遲誤差+電路板RC延遲誤差 = 900ps Lattice 2064VE-100LT100 延遲的輸出波形 儀器誤差+電路板誤差+測試棒誤差+測試棒接點電阻延遲誤差+電路板RC延遲誤差 = 900ps

Conclusions 鎖相只需一個 延遲時間(only one locking time) 只有靜態耗電,沒有動態耗電 可輕易的實現於CPLD,FPGA,ASIC Fully IP 無Jitter 完全沒有類比電路,也不需要IC外部的電阻電容或者是電感 無VCO 內部震盪器