Recent Research Progresses in Zhejiang University

Slides:



Advertisements
Similar presentations
國立交通大學應用數學系 數學建模與科學計算研究所 簡 介. 隨著科技的日新月異,人類為追求完美的生活,其 所面臨的科學與工程問題也日趨複雜,舉凡天氣的 預測、飛機的設計、生物醫學中的神經網路、奈米 材料的研發、衍生性金融產品的定價、甚至交通流 量的監測等問題,透過「數學建模」的量化過程, 再配合以「科學計算」的方式去模擬現象並嘗試尋.
Advertisements

產學攜手合作計畫 楊授印 國立虎尾科技大學 推廣教育中心 主任 動力機械工程系 助理教授 民國103年10月30日.
SOPC技术 数字逻辑电路 主讲:刘昌华 嵌入式技术研究所
2009年XX公司年度工作总结报告 报告人:精灵王 时间2010年XX月.
教育部技職司 北區:2015年10月12日下午 南區:2015年10月16日下午
日月光人力需求簡介 Robert Guo.
102-1 Under-Graduate Project FFT
征 管 改 革 的 变 化 您感受到了吗 (纳税服务版) 开封市地方税务局宣 尊敬的纳税人,尊敬的领导,同志们大家好:
報告大綱 系務發展 學生來源 師資陣容 研發資源與成果 課程規劃 學生成就與發展 2. 報告大綱 系務發展 學生來源 師資陣容 研發資源與成果 課程規劃 學生成就與發展 2.
华夏证券之殇 刘洋 林祺俊 吴哲.
與談人:楊俊彥醫師 恩農創新生技(股)公司 總經理 July 15, 2006
第9章 系統建置.
电大转型社区教育何以可能 华东师范大学终身教育研究中心 主任 教育学部博士生导师 吴遵民教授.
浙 江 平 湖 经 济 技 术 开 发 区 管 理 委 员 会 The Administration Committee of Pinghu Economic-Technological Development Zone.
第21课 愚公移山.
无锡科技职业学院 Wuxi Professional College of Science and Technology
Responsive Classroom Approach 回应式课堂教学法
学习宣传贯彻 《中华人民共和国农业技术推广法》
為什麼要參加實習 接觸業界最新技術 了解職場技術所需 接近正職員工的薪資待遇 提前佈局自己的職場未來 投資自己的專業技術與人脈
Innovation Cooperation development
Thinking of Instrumentation Survivability Under Severe Accident
第1章 程式語言與Visual Basic的基礎
第一章 嵌入式系统开发基础 本章介绍了嵌入式系统开发的基础知识,从嵌入式计算机的历史由来、嵌入式系统的定义、嵌入式系统的基本特点、嵌入式系统的分类及应用、嵌入式系统软硬件各部分组成、嵌入式系统的开发流程、嵌入式技术的发展趋势等方面进行了介绍,涉及到嵌入式系统开发的基本内容,使读者系统地建立起的嵌入式系统整体概念。
異質計算教學課程內容 「異質計算」種子教師研習營 洪士灝 國立台灣大學資訊工程學系
Special English for Industrial Robot
軟體原型 (Software Prototyping)
主講:王穎聰 電腦與通訊工程學系講師 銘傳大學資訊網路處
第 7 章 正反器 7-1 RS 閂鎖器 7-2 RS 型正反器 7-3 D 型正反器 7-4 JK 正反器 7-5 T 型正反器
C H A P T E R 10 存储器层次.
下線申請相關注意事項 晶片實作技術課 2011/1/10 CIC CONFIDENTIAL /11/21 - P.1.
基于压缩算法的tile64多核处理器性能研究
版权所有,禁止未经授权的商业使用行为 何宾 Tel: 北京中教仪装备技术有限公司.
C H A P T E R 8 体系结构对系统开发的支持.
Special English for Industrial Robot
使用多級倍壓脈波產生器之新型電荷幫浦 半導體元件研究室 原理與分析 摘要
HLA - Time Management 陳昱豪.
Dimension 3D printer ABS 立體列印機台.
國立陽明大學 臨床醫學研究所 簡報 2005 報告人 臨床醫學研究所所長 吳肇卿 教授.
緣由 由於積體電路(Integrated Circuit, IC)製造技術的精進,系統設計已由運用個別積體電路功能整合的方式進步至系統晶片(System-on-a-Chip, SoC) 設計的世代。原本分屬不同設計範疇的類比(Analog)積體電路設計與數位(Digital)積體電路設計已經必須同時整合,而進入新的混合訊號(Mixed-Signal)積體電路設計的世代。
生物芯片技术 刘超 李世燕 谢宏林
胡維平 國立中正大學化學暨生物化學系 Aug. 30, 2017
第三章 项目设定.
Programmable Logic Architecture Verilog HDL FPGA Design
演講概要 此次演講涵蓋了台積電持續獲利的關鍵因素,堅強 的資訊技術團隊以及資訊技術應用所面臨的挑戰與 機會,進一步介紹打造世界級的半導體企業所需的 資訊系統。並藉由實際的雲端運算技術的導入範例, 說明新的資訊技術如何應用在大型企業,來解決系 統管理,效能需求等問題,並同時降低整體成本。 最後並分享台積電所提供的福利與發展,歡迎志同.
參加2006 SAE年會-與會心得報告 臺灣大學機械工程系所 黃元茂教授
邏輯設計 Logic Design 顧叔財, Room 9703, (037)381864,
嵌入式系統 資工系 魏 凱 城.
Connecting Education and Career through Learning
資料結構 Data Structures Fall 2006, 95學年第一學期 Instructor : 陳宗正.
高速工具機驅動系統與機械結構剛性整合設計
製程服務注意事項說明 (含製程申請、晶片製作) 晶片實作組 2005/10/27.
第二章 資訊系統開發模式.
中国科学技术大学计算机系 陈香兰 2013Fall 第七讲 存储器管理 中国科学技术大学计算机系 陈香兰 2013Fall.
虚 拟 仪 器 virtual instrument
半導體原理及應用 (II) 陳志方 國立成功大學 電機工程學系 1/15/06.
微机原理与接口技术 ——第三章 80x86微处理器 西安邮电大学 计算机学院 范琳.
模式与实践:Windows Mobile 5.0应用程序架构
电子经费卡用户使用方法 浙江大学图书与信息中心.
新世代的電腦教學法 Content And Methods of Information Technology Education For Teachers 華南師範大學教育信息技术學院 副教授 徐曉東(Ph.D) Educational Information Technology.
SoC 與微控制器的發展 朱亞民.
第十二章 顧客關係管理.
电子经费卡用户使用方法 浙江大学图书与信息中心.
經營成果與未來發展 The Best Cooling Solutions innovator Presented by
核心能力 Core competence 什麼是核心能力? 2 如何訂定核心能力? 3 實例:亞利桑那大學 4 應考慮的關鍵問題 5
IC Design House Value Chain Analysis --以ICSI為例
醫工所碩士二年級 R 葉昱甫 電子所碩士一年級 R 謝博鈞 電信所碩士一年級 R 王欣平
贵阳市教科所 代钊模 教师如何做课题研究 贵阳市教科所 代钊模
Example for CIC Report CIS-I.
緣由 由於積體電路(Integrated Circuit, IC)製造技術的精進,系統設計已由運用個別積體電路功能整合的方式進步至系統晶片(System-on-a-Chip, SoC) 設計的世代。原本分屬不同設計範疇的類比(Analog)積體電路設計與數位(Digital)積體電路設計已經必須同時整合,而進入新的混合訊號(Mixed-Signal)積體電路設計的世代。
Presentation transcript:

Recent Research Progresses in Zhejiang University Xiaolang Yan

Outline Introduction Design For Manufacture Formal Verification SoC and Platform Design

Introduction Recent R&D Activities Recent Educational Activities Research in the ICSOC framework Research supported by various funding R&D in joint labs with Samsung and National Semiconductor Industrial co-operations Recent Educational Activities A series of short courses given by 8 professors from U.S., in IC training center in Hangzhou Joint master and Ph.D. programs with Royal Institute of Technology, Sweden (KTH)

Design For Manufacture Lithographic Modeling New OPC Methods Full-Chip PSM Processing Tool Manufacturing Pattern Verification DFM of Standard Cells New Processes Development

Lithographic Modeling New Test Structure Generation Tool Script-driven automatic layout generation Testing for various physical settings Prepared for fine model characterization 130nm, 90nm Lithographic Model Fitting Well-matched results with measurements obtained

Content-Driven OPC Method Content-Driven Dissection and Correction Processing emphasis is put on functional parts such as channels New Dissection Method for Frugal OPC Distortion is measured as one criterion for edge dissection

Full-chip PSM processing Phase Shifter Insertion and Phase Assignment on Full Chip Level Red/Blue: phase shifter with 0/180 phases

Sub-100nm Standard Cell Designs Sub-100nm Standard Cell DFM Flow and Real Design Cases Trial OPC, trial PSM steps are added in the design flow Lithographic simulation is performed to analyze the manufacturability of designed cells in different environment settings Cells are being verified in test circuitries on test chips. A 90nm DFF designed with good manufacturability

Test patterns zoomed-in 1D Patterns 2D Patterns SARFs …… …… ……

Cells and testing circuitries 8 bit Counter 8 bit Adder

Tape-out

Formal Verification Verification-Oriented Synthesis Combinational Equivalence Checking Sequential Equivalence Checking with Retimed Circuits Integrated Arithmetic Verification Based on Abstraction Refinement

Combinational / Sequential EC Using CEC to Verify Sequential Design New Algorithms for Retimed Circuit are in Researching

Arithmetic Verification Arithmetic Verification Based on Abstraction Refinement To translate Verilog to abstract-level languages such as CLU, SVC Datapath abstraction methods Modeling the Datapath Element by, ILP constraints Presburger arithmetic New Hybrid Approaches in CLU Can Be Verified in UCLID(from CMU)

SoC and Platform Design Embedded CPU Design and Its Development Platform CPU core design MCU and core-centric applications design Co-design platform and full software development platform New DSP Core Design CPU + DSP structure Development platforms+FPGA

32-bit embedded CPU 7 Pipeline Stages High Instruction Density Real-Time Response Scheme CK520 – Enhanced Version Hi-speed I-cache/D-cache Memory protection 64 bit DSP instruction Freq. 250MHz

2003年中国集成电路市场创下了41.0%的惊人增长率,成为全球市场的最亮点 中国集成电路市场规模 Revenue:100M RMB Growth Rate Y/Y 99-03 CAGR:39.4% Source:CCID Consulting

由于产业升级导致需求结构向高端转变,从而带动整体市场规模的进一步扩大 2003年中国集成电路市场 产品结构 中国集成电路市场产品结构变化 同比增长 2074 单位:亿元人民币 13.7% 27.3% 42.7% 75.2% 1471 35.9% 其他 SRAM 75.3% FLASH DRAM 67.7% DSP 通用CPU 26.1% 嵌入式CPU MCU 27.9% MOS逻辑器件 26.6% 模拟器件 整体市场规模:2074亿元 CPU及存储芯片需求旺盛带动市场快速发展

台湾与国内半导体产业发展历程比较 台湾 国内 准备时期 播种时期 开花时期 发展时期 1989~現在 1965~1973 1998~2002 1974~1984 政府鼓励美国公司转让技术 新竹工业园成立 派团队到美国RC经A取 1989~現在 在美国海归派纷纷返台 与海外公司技术合作 IC产业链成型 1965~1973 IC产业链只有封装 政府提供优惠税收补贴吸引国外投资者 政府成立电子研究所和半导体实验室 1984~1988 UMC转型晶片代工 成立IC设计孵化中心,TSMC及台湾光罩成立 电子所人员创业成立多家IC设计公司 准备时期 播种时期 开花时期 发展时期 国内 1998~2002 测试、封装及IC设计公司陆续成立 中芯、宏力等台资晶片厂在上海成立 最大封装厂“长江电子”成立 1995~1998 政府提供优惠税收补贴吸引国外投资者 上海张江高科技园区成立 ST、现代封装厂及上海杜邦光罩厂成立 2003~現在 中芯、华润上海陆续上市 苏州河舰、宁波中纬、台积电等晶片厂陆续成立 资料来源:DIR、Digitimes Research, 2004/9

2004年IC设计行业调研汇总表 企业数量 注册资 本(亿 元RMB) 2000 年后 注册 企业 数 就业 人数 设计 人员 数量 占总 人数 % 2003年销 售额(亿 元RMB) 销售额 千万元 以上企 业数量 销售额亿 元以上企 业数量 长三角区 201 上海111 28.9 171 738 7 4962 67.1 7% 21.2 39 5 江苏64 浙江26 环渤海区 83 北京68 22.6 73 487 6 2297 61.4 6% 18.0 23 4 天津 3 大连12 珠三角区 77 深圳66 4.7 71 172 7 1312 75.9 7% 16.0 (2.9) 6 1 广州 6 珠海 5 西部地区 53 西安36 5.7 49 186 3 1566 84.0 6% 2.5 成都12 武汉 5 414 61.9 364 158 53 1083 7 68.3 6% 57.6 (44.6) 72 10

国家集成电路设计产业化基地建设 批准建设上海、北京、深圳、无锡、杭州、西安、成都7个产业化基地。 孵小:产业化基地的关键是设计企业孵化器,已有近150家企业落户孵化器内。 扶强:产业化基地扶持所在地的集成电路设计单位,大型电子整机厂的IC设计部门。 引外:产业化基地吸引海外留学人员回国创业,吸引跨国公司设立集成电路设计研发部门。 产业化基地是人才培养,技术平台,新品开发,企业成长、国际合作的集聚地 产业化基地是集中国家资源(人才、资金、装备)推进我国集成电路设计业的基础环境建设。

北大众志系列:由专项重点支持的多款CPU已研制成功,国产网络计算机已市场推广。 龙芯系列: “龙芯”CPU产品已成功用于网络计算机,并与海尔集团等结成产业链,开发数字化3C产品。 C*Core系列:210、310、510已分别得到验证,32位RISC嵌入式平台开发完成,60多家单位成立了C*Core产业 上海交大汉芯DSP:使用中芯国际0.18微米工艺设计的16位\24位\ 32位DSP芯片,制造、封装、测试均在上海张江完成。 中科院微电子所Co-Star DSP

“华夏网芯”系列系统芯片 由四川南山之桥微电子有限公司研制,是国内颇 具竞争力的一流集成电路设计团队。 三大产品线: -“华夏网芯”系列——以太网路由器、交换机 系统芯片(SOC) -Xwall系列——集成防火墙、路由、交换功能的 单一芯片 -“蓝凤凰”系列——网关杀毒芯片、URL过滤芯 片、垃圾邮件过滤芯片、VPN芯片等。

“COMIPTM”系统芯片 由大唐微电子技术有限公司研制。该芯 片综合考虑了未来通信整机产业各项技术的 发展趋势,率先提出并倡导的基于多项专利 技术的多处理机协同运算、可再编程、可再 配置的新型SoC设计平台。其设计思想先进, 性能卓越并在大唐微电子拥有自主知识产权 的可视电话、娱乐宝等产品上成功应用,它 能够适用于消费类电子、无线通信、移动通 信和固网通信等多个技术领域。

教育部、科技部建立国家集成电路人才培养基地是我国科教工作的一大创新 2003年1月,教育部科技部决定在国内有相对优势的高校建立国家级集成电路人才培养基地。 2003年7月,教育部科技部批准在北大、清华、浙大、复旦、西电、交大、东南、成电、华中科大建设国家级集成电路人才培养基地。 坚持教育创新与科技创新,与创一流学科相结合,与国家集成电路设计产业化基地相互动,以人为本,产学结合,走紧密型国际化道路。 目标:至2010年,培养高层次集成电路设计人才4万人,工艺人才1万人。为我国的集成电路设计与制造进入世界第一方阵提供高素质人才保证。

国家集成电路人才培养体系

Thank you!