如何提高系统抗干扰能力以及电磁兼容性.

Slides:



Advertisements
Similar presentations
电路的抗干扰技术与PCB设计(1) 一、电磁兼容的基本概念 1、问题的提出:
Advertisements

连接器技术发展趋势及因应策略 生产&营销副总经理 王跃轩 贵州航天电器股份有限公司.
液 体 高二物理.
第二章 复式记账原理*** 主要内容、重点难点: 1.会计要素与会计等式*** 2.会计科目与账户*** 3. 借贷记账法***
1、分别用双手在本上写下自己的名字 2、双手交叉
顳縫言語二區及暈聽區 相當於言語二區及暈聽區 目窗 顳縫言語二區 顳縫暈聽區.
2007年11月考试相关工作安排 各考试点、培训中心和广大应考人员:
分式的乘除(1) 周良中学 贾文荣.
危害辨識、分析講解及實作演練.
第四章 制造业企业 主要经济业务核算.
超声医学 第六章 脾脏疾病的诊断.
《思想品德》七年级下册 教材、教法与评价的交流 金 利 2006年1月10日.
第10章 FPGA硬件设计 <EDA技术与应用> 课程讲义
学习情境7 SMT元器件检验 广东科学技术职业学院.
§5 微分及其应用 一、微分的概念 实例:正方形金属薄片受热后面积的改变量..
§5 微分及其应用 一、微分的概念 实例:正方形金属薄片受热后面积的改变量..
720 EMC PIC® 单片机的EMC兼容性设计.
High-Speed Digital Design A Handbook of Black Magic
MPS Shanghai Office July 2006
The CAN bus 李强.
11.4 电路EMC设计 .
Roy Wan PCI MS/s 14-bit 高速数字化仪 Roy Wan
现代电子技术实验 4.11 RC带通滤波器的设计与测试.
乐驾-车载无线终端-CARRO 产品类型:车载无线路由器 建议零售价格:¥599 江苏鸿信
实验四 组合逻辑电路的设计与测试 一.实验目的 1.掌握组合逻辑电路的设计 方法 2.学会对组合逻辑电路的测 试方法.
EE141 脉冲电路3 刘鹏 浙江大学信息与电子工程学院 May 29, 2018.
时序逻辑电路实验 一、 实验目的 1.熟悉集成计数器的功能和使用方法; 2.利用集成计数器设计任意进制计数器。 二、实验原理
实验六 积分器、微分器.
PCB的电磁兼容设计 杨继深 2002年4月.
CPU结构和功能.
多媒体技术 中南大学信息科学与工程学院 黄东军.
第二章 双极型晶体三极管(BJT).
第8章 静电场 图为1930年E.O.劳伦斯制成的世界上第一台回旋加速器.
线段的有关计算.
第四章 MCS-51定时器/计数器 一、定时器结构 1.定时器结构框图
10.2 串联反馈式稳压电路 稳压电源质量指标 串联反馈式稳压电路工作原理 三端集成稳压器
集成运算放大器 CF101 CF702 CF709 CF741 CF748 CF324 CF358 OP07 CF3130 CF347
K60入门课程 02 首都师范大学物理系 王甜.
晶体管及其小信号放大 -单管共射电路的频率特性.
第三章:恒定电流 第4节 串联电路与并联电路.
Three stability circuits analysis with TINA-TI
晶体管及其小信号放大 -单管共射电路的频率特性.
诺 金 EE07系列 小型OEM数字输出温湿度变送器 产品特点: 典型应用: ► 气象应用 ► 加湿器、除湿器 技术参数: 选型指南:
PowerPoint 电子科技大学 R、C、L的相位关系的测量.
实验三 16位算术逻辑运算实验 不带进位控制的算术运算 置AR=1: 设置开关CN 1 不带进位 0 带进位运算;
第四章 电子系统抗干扰设计 电子系统一个主要应用领域是工业生产过程。工业生产的工作环境往往比较恶劣,干扰严重,这些干扰轻微时会造成测量的和控制的误差,严重时会损坏电子系统的器件和程序,导致系统不能运行。因此,抗干扰设计是电子系统研制中一个不可忽视的重要内容。 3.1 干扰产生的原因 在电子系统中,产生干扰的原因有3种:电耦合、磁耦合和公共阻抗耦合;
长春理工大学 电工电子实验教学中心 数字电路实验 数字电路实验室.
《数字电子技术基础》(第五版)教学课件 清华大学 阎石 王红
第八章 总线技术 8.1 概述 8.2 局部总线 8.3 系统总线 8.4 通信总线.
第六节 用频率特性法分析系统性能举例 一、单闭环有静差调速系统的性能分析 二、单闭环无静差调速系统的性能分析
集成与非门在脉冲电路中的应用 实验目的 1. 了解集成与非门在脉冲电路中 的某些应用及其原理。 2. 学习用示波器观测波形参数与
HSC高速输出例程 HORNER APG.
11.3 PCB的EMC设计 .
电路原理教程 (远程教学课件) 浙江大学电气工程学院.
电路原理教程 (远程教学课件) 浙江大学电气工程学院.
H核磁共振谱图解析举例 解析NMR谱: 共振信号的数目,位置,强度和裂分情况 信号的数目: 分子中有多少种不同类型的质子
调幅与检波的研究 实验目的 实验原理 实验内容 注意事项.
实验一 单级放大电路 一、 实验内容 1. 熟悉电子元件及实验箱 2. 掌握放大器静态工作点模拟电路调试方法及对放大器性能的影响
LED 旋转屏 制作:刘致先 指导老师:程智宾 单位:福建信息职业技术学院.
THERMOPORT 20 手持式温度表 THERMOPORT系列手持温度表基于所用技术及对实际应用的考 虑,确立了新的标准。
11.2 PCB走线带的EMC特性 .
信号发生电路 -非正弦波发生电路.
~˙好吃餅乾˙~ 不吃光看就可讓人有百分百幸福感的烘焙點心,絕對非餅乾莫屬。簡單易學的過程和不算麻煩的製作過程,都一再吸引著初學者躍躍欲試的心。想體會餅乾的好滋味嗎?想從點心烘焙上獲得莫大的成就感嗎?不論是薄的或厚的餅乾,輕輕咬上一口,心中馬上就可洋溢著滿滿的幸福感,心動了嗎?準備好,跟著我們一起在家動手作屬於自己特有的餅乾吧!
电工电子技术实验 电工电子教学部.
《智能仪表与传感器技术》 第一章 传感器与仪表概述 电涡流传感器及应用 任课教师:孙静.
B12 竺越
2.5.3 功率三角形与功率因数 1.瞬时功率.
混沌保密通讯 实验人 郝洪辰( ) 李 鑫( ).
第 10 章 运算放大器 10.1 运算放大器简单介绍 10.2 放大电路中的负反馈 10.3 运算放大器在信号运算方面的应用
9.6.2 互补对称放大电路 1. 无输出变压器(OTL)的互补对称放大电路 +UCC
Presentation transcript:

如何提高系统抗干扰能力以及电磁兼容性

要特别注意抗电磁干扰的系统 1、微控制器时钟频率特别高,总线周期特别快的系统。 2、系统含有大功率,大电流驱动电路,如产生火花的继电器,大电流开关等。 3、含微弱模拟信号电路以及高精度A/D变换电路的系统。

采取的措施 1、选用频率低的微控制器 2、减小信号传输中的畸变 3、减小信号线间的交叉干扰 4、减小来自电源的噪声 5、注意印刷线板与元器件的高频特性 6、元件布置要合理分区 7、处理好接地线 8、用好去耦电容

选用频率低的微控制器 选用外时钟频率低的微控制器可以有效降低噪声和提高系统的抗干扰能力。同样频率的方波和正弦波,方波中的高频成份比正弦波多得多。虽然方波的高频成份的波的幅度,比基波小,但频率越高越容易发射出成为噪声源,微控制器产生的最有影响的高频噪声大约是时钟频率的3倍。

减小信号传输中的畸变 微控制器主要采用高速CMOS技术制造。信号输入端静态输入电流在1mA左右,输入电容10pF左右,输入阻抗相当高,高速CMOS电路的输出端都有相当的带载能力,即相当大的输出值,将一个门的输出端通过一段很长线引到输入阻抗相当高的输入端,反射问题就很严重,它会引起信号畸变,增加系统噪声。当Tpd>Tr时,就成了一个传输线问题,必须考虑信号反射,阻抗匹配等问题。 信号在印制板上的延迟时间与引线的特性阻抗有关,即与印制线路板材料的介电常数有关。可以粗略地认为,信号在印制板引线的传输速度,约为光速的1/3到1/2之间。微控制器构成的系统中常用逻辑电话元件的Tr(标准延迟时间)为3到18ns之间。

减小信号传输中的畸变 在印制线路板上,信号通过一个7W的电阻和一段25cm长的引线,线上延迟时间大致在4~20ns之间。也就是说,信号在印刷线路上的引线越短越好,最长不宜超过25cm。而且过孔数目也应尽量少,最好不多于2个。 当信号的上升时间快于信号延迟时间,就要按照快电子学处理。此时要考虑传输线的阻抗匹配,对于一块印刷线路板上的集成块之间的信号传输,要避免出现Td>Trd的情况,印刷线路板越大系统的速度就越不能太快。

减小信号传输中的畸变 用以下结论归纳印刷线路板设计的一个规则: 信号在印刷板上传输,其延迟时间不应大于所用器件的标称延迟时间。

减小信号线间的交叉干扰 A点一个上升时间为Tr的阶跃信号通过引线AB传向B端。信号在AB线上的延迟时间是Td。在D点,由于A点信号的向前传输,到达B点后的信号反射和AB线的延迟, Td时间以后会感应出一个宽度为Tr的页脉冲信号。在C点,由于AB上信号的传输与反射,会感应出一个宽度为信号在AB线上的延迟时间的两倍,即2Td的正脉冲信号。这就是信号间的交叉干扰。干扰信号的强度与C点信号的di/at有关,与线间距离有关。当两信号线不是很长时,AB上看到的实际是两个脉冲的迭加。

减小信号线间的交叉干扰 CMOS工艺制造的微控制由输入阻抗高,噪声高,噪声容限也很高,数字电路是迭加100~200mv噪声并不影响其工作。若图中AB线是一模拟信号,这种干扰就变为不能容忍。如印刷线路板为四层板,其中有一层是大面积的地,或双面板,信号线的反面是大面积的地时,这种信号间的交叉干扰就会变小。原因是,大面积的地减小了信号线的特性阻抗,信号在D端的反射大为减小。特性阻抗与信号线到地间的介质的介电常数的平方成反比,与介质厚度的自然对数成正比。若AB线为一模拟信号,要避免数字电路信号线CD对AB的干扰,AB线下方要有大面积的地,AB线到CD线的距离要大于AB线与地距离的2~3倍。可用局部屏蔽地,在有引结的一面引线左右两侧布以地线。

减小来自电源的噪声 电源在向系统提供能源的同时,也将其噪声加到所供电的电源上。电路中微控制器的复位线,中断线,以及其它一些控制线最容易受外界噪声的干扰。电网上的强干扰通过电源进入电路,即使电池供电的系统,电池本身也有高频噪声。模拟电路中的模拟信号更经受不住来自电源的干扰。

注意印刷线板与元器件的高频特性 在高频情况下,印刷线路板上的引线,过孔,电阻、电容、接插件的分布电感与电容等不可忽略。电容的分布电感不可忽略,电感的分布电容不可忽略。电阻产生对高频信号的反射,引线的分布电容会起作用,当长度大于噪声频率相应波长的1/20时,就产生天线效应,噪声通过引线向外发射。

注意印刷线板与元器件的高频特性 印刷线路板的过孔大约引起0.6pf的电容。 一个集成电路本身的封装材料引入2~6pf电容。 一个线路板上的接插件,有520nH的分布电感。一个双列直扦的24引脚集成电路扦座,引入4~18nH的分布电感。 这些小的分布参数对于这行较低频率下的微控制器系统中是可以忽略不计的;而对于高速系统必须予以特别注意。

元件布置要合理分区 元件在印刷线路板上排列的位置要充分考虑抗电磁干扰问题,原则之一是各部件之间的引线要尽量短。在布局上,要把模拟信号部分,高速数字电路部分,噪声源部分(如继电器,大电流开关等)这三部分合理地分开,使相互间的信号耦合为最小。

处理好接地线 对于双面板,地线布置特别讲究,通过采用单点接地法,电源和地是从电源的两端接到印刷线路板上来的,电源一个接点,地一个接点。印刷线路板上,要有多个返回地线,这些都会聚到回电源的那个接点上,就是所谓单点接地。所谓模拟地、数字地、大功率器件地开分,是指布线分开,而最后都汇集到这个接地点上来。与印刷线路板以外的信号相连时,通常采用屏蔽电缆。对于高频和数字信号,屏蔽电缆两端都接地。低频模拟信号用的屏蔽电缆,一端接地为好。 印刷电路板上,电源线和地线最重要。克服电磁干扰,最主要的手段就是接地。

处理好接地线 对噪声和干扰非常敏感的电路或高频噪声特别严重的电路应该用金属罩屏蔽起来。

用好去耦电容 好的高频去耦电容可以去除高到1GHZ的高频成份。陶瓷片电容或多层陶瓷电容的高频特性较好。设计印刷线路板时,每个集成电路的电源,地之间都要加一个去耦电容。去耦电容有两个作用:一方面是本集成电路的蓄能电容,提供和吸收该集成电路开门关门瞬间的充放电能;另一方面旁路掉该器件的高频噪声。数字电路中典型的去耦电容为0.1uf的去耦电容有5nH分布电感,它的并行共振频率大约在7MHz左右,也就是说对于10MHz以下的噪声有较好的去耦作用,对40MHz以上的噪声几乎不起作用。

用好去耦电容 1uf,10uf电容,并行共振频率在20MHz以上,去除高频率噪声的效果要好一些。在电源进入印刷板的地方和一个1uf或10uf的去高频电容往往是有利的,即使是用电池供电的系统也需要这种电容。

用好去耦电容 每10片左右的集成电路要加一片充放电电容,或称为蓄放电容,电容大小可选10uf。最好不用电解电容,电解电容是两层溥膜卷起来的,这种卷起来的结构在高频时表现为电感,最好使用胆电容或聚碳酸酝电容。 去耦电容值的选取并不严格,可按C=1/f计算;即10MHz取0.1uf,对微控制器构成的系统,取0.1~0.01uf之间都可以。