金屬氧化物半導體場效電晶體之製作 Fabrication and characterization of Schottky MOSFETs

Slides:



Advertisements
Similar presentations
微电子技术新进展西安理工大学 电子工程系 高 勇. 内容简介 微电子技术历史简要回顾 微电子技术发展方向 – 增大晶圆尺寸和缩小特征尺寸面临的挑战和 几个关键技术 – 集成电路 (IC) 发展成为系统芯片 (SOC) 可编程器件可能取代专用集成电路( ASIC ) – 微电子技术与其它领域相结合将产生新产业.
Advertisements

中三選科— 文科.
上 班 族 身心健康操 陽明大學 運動健康科學 研究中心 編著.
第三章 场效应管放大器 3.1 场效应管 3.2 场效应管放大电路 绝缘栅场效应管 结型场效应管 效应管放大器的静态偏置
心理健康教育 高职校学生心里健康教育.
指導老師:顏明賢 班級:四高四A 姓名:蔡富凱 學號:4971G003
電子系學程簡介 半導體學程 電子元件學程 VLSI 設計學程
老師的啟示.
小儿营养不良 第四篇第二章第二节小儿营养不良.
2016年莱芜市乡村医生在岗培训 启动会.
单元 SD 5 菜鸟学飞 附件二 想学飞的职场菜鸟.
2.1 歷史簡述 金氧半導體 (CMOS) 電晶體的操作,被當成是一種理想的開關。
科技定義與演進 科技 vs.學習.
Chapter 6 金氧半場效電晶體及相關元件
顶栅 IGZO TFT研究现状 迟世鹏 2013/7/8.
普通物理 General Physics 25 - Capacitors and Capacitance
Step up to make a difference
能發光最美 電激發光高分子材料(PLED) 國立成功大學 化工系 陳 雲 液晶高分子材料、高分子奈米材料、聚氨酯材料
- Cellular Phone Content
Active Clamp and Reset Technique 有源钳位电路 完整开关周期工作过程分析 摘自TI资料 庄主 —2.20
Semiconductor Physics
大安高工 電子科 張 洧 資料提供 臺灣科技大學 電子工程系 陳伯奇教授
顶栅IGZO TFT 迟世鹏 2014/01/06.
What is “the lightly doped drain transistor”? To explain and discuss.
ITO薄膜晶体管辅助层的文献调研 姓名:刘洋 学号: 研究小组:TFT一组 薄膜晶体管与先进显示技术实验室
半导体器件原理 Principle of Semiconductor Devices
Semiconductor Devices
《数字电子技术基础》(第五版)教学课件 清华大学 阎石 王红
數位邏輯與電子學 陳鍾誠 2005年5月16日.
Chapter 7 單載子場效電晶體(FET)
實驗十三 接面場效電晶體特性(JFET) 實驗目的 學習量測並描繪接面場效電晶體(JFET)的汲極特性曲線。
memory array (2n words by m bits)
半導體專題實驗 實驗五 氧化層之成長與厚度量測.
金屬_半導體接觸理論 場效電晶體FET.
memory array (2n words by m bits)
半導體專題實驗 實驗三 熱蒸鍍系統.
数字系统设计 Digital System Design
90nm 標準MOS 元件製作流程 (Metal-Oxide-Semiconductor devices fabrication flow)
第二章 MOS器件物理基础.
高解析度場發射掃描電子顯微鏡暨能量散佈分析儀
塑膠材料的種類 塑膠在模具內的流動模式 流動性質的影響 溫度性質的影響
控制器 刘鹏 Dept. ISEE Zhejiang University Source: 补充讲义
谨以此机会共勉: 爱心、细心、耐心、责任心去建设一流的代工生产线。.
實驗二 Van Der Pauw量測與霍爾效應
2012清大電資院學士班 「頂尖企業暑期實習」 經驗分享心得報告 實習企業:工業技術研究院 電光所 實習學生:電資院學士班  呂軒豪.
MS Contacts & Schottky Diodes
- Cellular Phone Content
半導體物理 基本原理 半導體物理-基本原理.
本学期工作计划 TFT&SOP 刘洋.
半导体物理 Semiconductor Physics
金屬氧化物半導體場效電晶體之製作 Fabrication and characterization of Schottky MOSFETs
Active Clamp and Reset Technique 有源钳位电路 完整开关周期工作过程分析 摘自TI资料 庄主 —2.20
2011清大電資院學士班 「頂尖企業暑期實習」 經驗分享心得報告 實習企業:力旺電子公司 實習學生:電資院學士班李龍杰.
第十四章鋁及鋁合金 改進教學計畫編號:教改進-97C-003 計畫主持人:楊慶彬.
半導體原理及應用 (II) 陳志方 國立成功大學 電機工程學系 1/15/06.
第五章 金属-氧化物-半导体 (MOS)场效应管
鑽石計畫維基夥伴獎學金第一學期成果報告書
使用ALD在一般HEMT結構上沉積氧化鋁Al2O3當成閘汲絕緣層形成MOSHEMT
半導體專題實驗 實驗一 熱電性質與四點探針方法.
Advance with English 牛津高中英语 (模块七 ·高二下学期).
維基夥伴獎學金成果報告書 學生:呂政憲 指導教授:陳冠能.
National Tsing Hua University
组会报告
背栅非晶ITO薄膜晶体管的研究与制备 微电子与固体电子学 刘洋.
實驗三 Van Der Pauw量測與霍爾效應
谭继廉 靳根明 李占奎 徐瑚珊 李海霞 韩励想 魏计房 戎欣娟 王秀华 卢子伟 张宏斌 王柱生 祖凯玲 鲍志勤 李春艳 龚伟
MOS场效应管工作原理 及特性曲线(1) 西电丝绸之路云课堂 孙肖子.
暗房技術實驗 顯影 停影 定影 授課教授:莊東漢 林招松 教授 助教:朱峰民 實驗目的 暗房技術 實驗設備與材料 實驗結果 實驗原理
ITO-TFT 第二次尝试
Presentation transcript:

金屬氧化物半導體場效電晶體之製作 Fabrication and characterization of Schottky MOSFETs Two mask process

MOSFET N-channel MOSFET, nMOSFET, nFET

本實驗所做之元件 利用Schottky barrier阻擋body to drain漏電 pFET nFET

MOS: Gate Voltage Eq.

Strong Inversion The electron concentration at the surface equals the hole concentration in the bulk Si.

Subthreshold (VG<VT)

Short Channel Effects (SCE) The gate control is degraded by the penetration of drain electric field in short-channel devices.

Short Channel Effects (SCE) The barrier is lowered in short-channel devices.

Short Channel Effects (SCE) VT of short channel devices is lower than that of long channel devices.  VT roll-off

Drain-Induced Barrier Lowering (DIBL) The barrier is lowered by the applied high drain voltage.  VT ↓

Drain-Induced Barrier Lowering (DIBL)

Gate-Induced Drain Leakage (GIDL) Off-state (VG<0 for nFET) Band-to-band tunneling

Inversion Layer Thickness Capacitance equivalent thickness (CET) Equivalent oxide thickness (EOT)

The goal of this class is to make a Schottky MOSFETs Gate Source Drain Gate Si SiO2 Metal Source Drain Cross section Top view

1. 清洗樣品 methanol acetone BHF 1. 將 sample 放入裝有丙酮的燒杯裡,使用超音波震洗機 震洗 3 min。 3. 使用 DI water (去離子水) , 沖洗 sample 1min。 4. 使用 BHF 蝕刻 native oxide 5. 使用 氮氣槍 仔細吹乾 sample 表面。

2.成長氧化層 星期一班 四片 SiO2 PECVD+900oC FGA anneal 1min  兩片ntype兩片type 星期二班 四片 SiO2乾氧0.5h

光阻

2. 定義S/D圖形 目的: 利用曝光顯影的技術,將需要鍍S/D金屬的區域定義出來。 1. 塗佈光阻 1. 塗佈光阻 (A) 將 sample 放置於 塗佈機上, 旋轉測試 1000 轉 10 sec,4000 轉 40 sec。 (B) 測試完畢後,sample 滴滿光阻,啟動。 (C) 拿取 sample。 2. 曝前烘烤 (軟烤) 放加熱板(hot plate)上95oC,2 min。 3. 曝光 (A) 放置光罩 (鍍金屬的面朝sample) (B) 放置 sample , 曝光 18 sec。 4. 烘烤+曝光 (正光阻轉換成負光阻) 將 sample放加熱板(hot plate)上115oC,2min。 曝光 50 sec 5. 顯影 將 sample 置入顯影液,顯影 30 sec,過DI 15sec。 6. 硬烤 放加熱板(hot plate)上 115oC, 3.5 min。 7.吃oxide 2

3.鍍S/D金屬 鍍金屬,參考實驗二 2. Lift-off:將光阻及光阻上之金屬去除,留下S/D金屬。 (A) 將sample 放入裝有丙酮的燒杯裡,使用超音波震洗機 震洗 1 min。 (B) 使用甲醇洗去sample的丙酮 ,將樣品放入裝有甲醇的燒杯裡, 超音波震洗機 震洗 1 min。 (C) 使用 DI water (去氧離子水),沖洗 sample 1min。 (D) 使用 氮氣槍 仔細吹乾 sample 表面的水。 3-1

4. 沉積閘極氧化層 5. 定義閘極圖形 6. 鍍閘極金屬 7. Lift-off 8. 蝕刻S/D上之SiO2 9. 鍍背電極 使用PECVD(80 or 130nm)沉積SiO2當閘極氧化層 5. 定義閘極圖形 目的: 利用曝光顯影的技術 , 將需要鍍閘極金屬的區域定義出來。 參考步驟二、定義S/D圖形 6. 鍍閘極金屬 參考步驟三、鍍S/D金屬 N type鍍Pt, p type鍍Al or Ni 7. Lift-off 8. 蝕刻S/D上之SiO2 利用RIE或BHF蝕刻SiO2 9. 鍍背電極 5 7 8 RIE:先以氧氣離子清潔腔體,然後以25 sccm,50W CHF3離子束蝕刻5分鐘,壓力控制在1.3Pa。

數據處理 1. Id-Vg & Id-Vd 2. Vt、on/off、SS、DIBL 3. What is GIDL (Gate Induced Drain Leakage)

結報問題 (4/29,30) How does a Schottky MOSFET work? How to achieve 1-mask process? Please draw the process flow. Compare and discuss the pros and cons of 1-mask process and 2- mask process of MOSFETs. What are the advantages of FinFETs as compared to planar MOSFETs?

結報問題 (5/6) Loop up for the MSDS information of photoresist (AZ5214E) and developer (300 MIF). Please explain the difference between positive photoresist and negative photoresist. What are the purposes of soft bake and hard bake? Please look up for the evolution of lithography technology.