时序逻辑电路 -触发器.

Slides:



Advertisements
Similar presentations
第二章 中药药性理论的现代研究 掌握中药四性的现代研究 掌握中药五味的现代研究 掌握中药毒性的现代研究 了解中药归经的现代研究.
Advertisements

深圳市龙岗区科技创新局 深圳市高新技术产业协会
聚焦文化竞争力.
第5章目录 第五章 时序逻辑电路 5.1 概述 5.2 时序逻辑电路的分析方法 5.3 若干常用时序逻辑电路 5.4 时序逻辑电路的设计方法.
山东省省级企业技术中心快报、考核、认定 山东省企业技术进步促进中心.
广东省高新技术企业认定工作培训 关于专项审计报告的说明与解释.
學生兼任勞動型助理(工讀生) 勞健保投保作業說明會
概其要、析其理 ——议论文事实论据修改 昌平二中 王丽娟
“悦”读,飞越 “考场” 心神飞越 温州中学 郑可菜.
认真贯彻国务院11号文件 切实加强科学基金项目经费管理
第六章 时序逻辑电路 【教学目标】1. 掌握时序电路的分析方法; 2. 掌握同步时序电路的设计方法;
第四讲 组织结构与人员配置 复旦大学管理学院 芮明杰教授
病历书写及检查标准 主讲教师:包穆蓉.
创新能力与管理能力提升 上海市委党校经济学部 陈勇鸣教授.
拉萨属高原温带半干旱季风气候,平均海拔3658米,年日照3000多小时,素有“日光城”、“太阳城”的美誉。年最高气温29℃,最低气温零下16
遵义荣誉军人康复医院 儿童脑瘫康复科 2013年8月8日.
项目进度管理.
一、数字集成电路封装 中、小规模数字lC中最常用的是TTL电路和CMOS电路。TTL 器件型号以74(或54)作前缀,称为74 / 54系列,如74LS10、74F181、54S86等。中、小规模CMOS 数字集成电路主要是4XXX/45XX ( X代表0—9的数字)系列,高速CMOS电路HC (74HC系列),与TTL兼容的高速CMOS电路HCT.
簡報大綱 壹、前言 貳、計畫申請 參、申請應備資料及送件地址 肆、注意事項 伍、計畫審查 陸、計畫簽約 柒、計畫管理 捌、其他相關注意事項.
贴近教学 服务师生 方便老师.
工程地质学 教师简介: 杨志双 副教授 1990年毕业于长春地质学院 获硕士学位 年到日本京都大学访问学习
小儿营养不良 第四篇第二章第二节小儿营养不良.
青春足迹阅读- 男生贾里/哈利波特的分析 ——张桐需小组.
2016年莱芜市乡村医生在岗培训 启动会.
志愿者培训第一期 CP小树苗生活部志愿服务.
单元 SD 5 菜鸟学飞 附件二 想学飞的职场菜鸟.
第8章 触发器和时序逻辑电路 本章从什么是触发器出发,介绍了常见触发器逻辑功能及其动作特点;介绍了时序逻辑电路的构成与分析方法;举例说明了时序逻辑电路设计的一般方法并重点介绍了寄存器、计数器电路的组成与原理,常见寄存器、计数器集成芯片;最后介绍了脉冲单元电路。读者应深入理解特征方程、状态图、时序图等时序逻辑电路分析与设计的基本概念,理解常见触发器逻辑功能、动作特点,掌握常见寄存器、计数器集成芯片的逻辑功能及其应用。
§2-8 触发器 教学目标: 触发器的基本概念 同步、边沿D、边沿Jk触发器的逻辑功能.
权力的行使:需要监督 北京市京源学校 冯 悦.
汉堡的起源 汉堡包,被称为西方五大快餐之一,如何起源的呢? 原始的汉堡包是剁碎的牛肉末和面做成的肉饼,故称牛肉饼。古代鞑靼人有生吃牛肉的习惯,随着鞑靼人的西迁,先传入巴尔干半岛,而后传到德意志,逐淅改生食为熟食。德国汉堡地区的人将其加以改进,将剁碎的牛肉泥揉在面粉中,摊成饼煎烤来吃,遂以地名而称为“汉堡肉饼”。1850年,德国移民将汉堡肉饼烹制技艺带到美国。后来花样翻新,逐渐与三明治合流,将牛肉饼夹在一剖为二的小面包当中,称为“汉堡包”。
新疆自治区“十二五”科技发展 规划编制工作
贵宾专享 金融服务方案 邓慧景.
第十一章 动 量 定 理.
宋卫国 科技部中国科学技术发展战略研究院 科技统计与分析研究所(科技统计分析中心) 北京3814信箱
屏東縣105年度 友善校園事務與輔導工作- 國中適性輔導工作專業知能研習(初階課程) 桌遊在班級經營與學生輔導 之應用與連結
第4节 眼睛的缺陷和目视光学仪器的视度调节.
第五章 时序逻辑电路 5.1 概 述 5.2 触发器 5.3 时序逻辑电路的分析 5.4 常用时序逻辑电路 5.5 时序逻辑电路的设计
第 七 章  正反器實驗 總目錄.
模拟电子部分 实验内容 实验1 电子技术实验常用仪器仪表的使用及二极管和三极管测试 实验2 单管放大电路 实验3 运算放大器的基本运算电路
吉林大学远程教育课件 数 字 逻 辑 (第十九讲) 主讲人 : 魏 达 学 时:48.
实验九 彩灯系统循环电路 一、实验目的 1、熟悉中规模集成触发器、计数器、移位寄存器的功能及使用方法。
计数器分析 一、计数器的功能和分类 1、计数器的作用 记忆输入脉冲的个数,用于定时、分频、产生节拍脉冲及进行数字运算等等。 2、计数器的分类
第四章 同步时序电路的分析 二进制串行计数器 二进制同步计数器 用跳越的方法实现任
第五章 时序逻辑电路 5.1 时序逻辑电路的分析方法 5.2 常用时序逻辑 5.3 时序逻辑电路的设计方法 本章小结.
第六章 时序逻辑电路 §6.1 概述 §6.2 寄储器 §6.3 计数器的分析 §6.4 计数器的设计 §6.5 计数器的应用举例
时序逻辑电路 1 触发器 2 时序逻辑电路 上页 下页 返回. 时序逻辑电路 1 触发器 2 时序逻辑电路 上页 下页 返回.
一、實習目的 1、瞭解二進制計數器的原理。 2、瞭解同步計數器、非同步計數器之差異及其使用方式。 3、瞭解N模數計數器的設計。
数字抢答器 工作原理.
第 14 章 触发器和时序逻辑电路 14.1 双稳态触发器 14.2 寄存器 14.3 计数器 14.4 由 555 定时器组成的单稳
第七章 正反器 台北市私立景文高級中學 資電學程 7-1 RS型正反器 7-2 D型正反器 7-3 JK型正反器 7-4 T型正反器 吳永義
第7章 数/模与模/数转换器 7.3 模拟开关与采样-保持(S/H)电路 7.1 数/模(D/A)转换器 7.2 模/数(A/D)转换器
中華大學 資訊工程學系 報告人:資訊工程學系 許慶賢 系主任.
书包是我们的“家”,小主人用完我们,我们得赶快回家 !
第九章 循序邏輯應用 9-1 計數器 9-2 跑馬燈 9-3 紅綠燈 台北市私立景文高級中學 資電學程 吳永義 數位邏輯.
本章的重点: 本章的难点: 第五章 时序逻辑电路 1.时序逻辑电路在电路结构和逻辑功能上的特点,以及逻辑功能的描述方法;
17 無母數統計檢定  學習目的.
《数字电子技术基础》(第五版)教学课件 清华大学 阎石 王红
长春理工大学 电工电子实验教学中心 数字电路实验 数字电路实验室.
第八章 脉冲产生与整形 波形变换电路 脉冲产生电路 施密特触发器 集成定时器 小结.
实验六 触发器及其应用 一.实验目的 1.掌握基本RS、JK、D和T触发器的逻辑功能 2.掌握集成触发器的使用方法和逻辑功能的测试方法
第八章 循序邏輯設計 台北市私立景文高級中學 資電學程 8-1 狀態圖及狀態表的建立 8-2 狀態表化簡 8-3 以各類型的正反器完成設計
铂安智防务科技有限公司 辅助驾驶设备 2017.
实验十 电子秒表.
信用部財務專業人員初級研習班 台灣債券市場簡介
第六章 时序逻辑电路的分析与设计 各位老师,同学,大家好!
第五章 触发器 各位老师,同学,大家好! 我的硕士论文的题目是:在体软组织生物力学参数采集系统。我将从五个方面来介绍我的项目。 (翻页)
原始状态图 最简状态图 状态分配 设计要求 检查电路能否自启动 选触发器,求时钟、输出、状态、驱动方程 画电路图
第十章 常用时序逻辑电路及其应用 10.1 寄存器 寄存器是数字系统常用的逻辑部件,它用来存放数码或指令等。它由触发器和门电路组成。一个触发器只能存放一位二进制数,存放 n 位二进制时,要 n个触发器。 按功能分 数码寄存器 移位寄存器.
第二次课 9-2 电容器.
96 教育部專案補助計畫案明細 單位 系所 教育部補助款 學校配合款 工作໨目 計畫主 持人 備註 設備費 業務費 579,000
Presentation transcript:

时序逻辑电路 -触发器

在数字电路中,凡是任一时刻的稳定输出不仅决定于该时刻的输入,而且还和电路原来的状态有关者,都叫做时序逻辑电路,简称时序电路。 时序电路的特点:具有记忆功能。 时序电路的基本单元:触发器。 组合逻辑电路 触发器 . X Y Z W

§1 概述 触发器的功能:形象地说, 它具有“一触即发”的功能。在输入信号的作用下,它能够从一种状态 ( 0 或 1 )转变成另一种状态 ( 1 或 0 )。 触发器的特点:有记忆功能的逻辑部件。输出状态不只与现时的输入有关,还与原来的输出状态有关。 触发器的分类: 按逻辑功能分(输入/输出关系):有R-S触发器、D触发器、JK触发器、T型等; 按触发方式划分(电路结构):有电平触发方式、边沿触发方式和主从结构等。 静态 瞬态

§2 触发器的基本形式 ——基本 RS 触发器 反馈 反馈 两个输出端 & a b 两个输入端 正是由于引入反馈,才使电路具有记忆功能 !

输入RD=0, SD=1时 置“0”! 原状态: 原状态: 1 1 & a b & a b 1 1 1 1 1 1 1 输出仍保持: 输出变为:

输入RD=1, SD=0时 置“1” ! 原状态: 原状态: 1 1 & a b & a b 1 1 1 1 1 1 输出变为: 输出保持:

输入RD=1, SD=1时 保持! 原状态: 原状态: 1 1 & a b & a b 1 1 1 1 1 1 1 1 输出保持原状态: 输出保持原状态:

输入RD=0, SD=0时 1 & a b 输出:全是1 基本触发器的功能表 Q 1 1 0 1 1 0 0 0 保持原状态 0 1 1 0 1 1 * & a b 输出:全是1 注意:当RD、SD同时由0变为1时,翻转快的门输出变为0,另一个不得翻转。因此,该状态为不定状态。 注意: 1,低电平有效 2,置/复位

小 结 1. 触发器是双稳态器件,只要令RD=SD=1,触发器即保持原态。稳态情况下,两输出互补。一般定义Q为触发器的状态。 小 结 1. 触发器是双稳态器件,只要令RD=SD=1,触发器即保持原态。稳态情况下,两输出互补。一般定义Q为触发器的状态。 2. 在控制端加入负脉冲,可以使触发器状态变化。 置1/置位 置0 /复位/清0 3. 当满足约束条件SD+ RD=1时,改变输入信号,就可以改变输出信号状态。

时钟触发器 时钟是指一种周期性矩形脉冲(CP)。 实用的触发器都是在时钟信号的控制(同步)下工作。 (时钟)触发器不仅有触发端,还有CP端。

输出端 Q RD SD a b RD SD c d R S CP 异步预置 直接清零端 直接置位端 输入端 同步置/复位

触发方式 Q Q C C 负沿触发 正沿触发 边沿触发:只在CP的有效沿(上升沿或下降沿)接收 输入信号并进行状态更新。(抗干扰强!)

主从触发方式: S’ & R S G5 G6 G7 G8 CP Q G1 G2 G3 G4 G9 R’

§3 触发器按逻辑功能的分类 输入端数目 输入/出逻辑关系 RS, JK, D, T,T’ 特征方程/功能表

一、D 触发器 逻辑符号 功能表 例:画出D触发器的输出波形。 RD SD D C Q 特征方程 注意:表示触发 方式的符号! 上升沿 高电平

二、J-K 触发器 功能表 JK触发器的功能小结: 1. 当J=0、K=0时,具有保持功能; 2. 当J=1、K=1时,具有翻转功能; 逻辑符号 RD SD C Q K J JK触发器的功能小结: 1. 当J=0、K=0时,具有保持功能; 2. 当J=1、K=1时,具有翻转功能; 3. 当J=0、K=1时,具有复位功能; 4. 当J=1、K=0时,具有置位功能。

画出下降沿 JK 触发器输出端波形图 J K Q n+1 0 0 Qn 1 1 Qn 0 1 0 1 0 1 CP J K Q

三、T 触发器 RD SD C Q T 逻辑符号: 功能表 时序图 CP Q T

§4 触发器逻辑功能的转换 一、JK触发器转换成D触发器 C Q K J D CP

二、JK触发器转换成T触发器 C Q K J T CP

三、D触发器转换成T’触发器 C Q D CP

时钟触发器的时间参数 建立时间和保持时间 传输延迟时间 限制CP频率过高

例:四人抢答电路。四人参加比赛,每人一个按钮,其中一人按下按钮后,相应的指示灯亮。并且,其它按钮按下时不起作用。 电路的核心是74LS175四D触发器。它的内部包含了四个D触发器,各输入、输出以字头相区别,管脚图见下页。

公用时钟 USC 4Q 4D 3D 3Q 时钟 CLR D CP Q 清零 1Q 1D 2D 2Q GND 公用清零 74LS175管脚图

+5V D1 D2 D3 D4 CLR CP CP & 1 & 2 清零 输出为零 发光管不亮 赛前先清零

+5V 1 D1 D2 D3 D4 CLR CP 反相端都为1 CP & 1 & 2 清零 开启 1

+5V =1 D1 =0 D2 D3 D4 CLR 被封 这时其它按钮被按下也没反应。 若有一按钮被按下,比如第一个钮。 CP CP & 1 CP & 1 & 2 清零 被封 这时其它按钮被按下也没反应。 若有一按钮被按下,比如第一个钮。

作业 10-2 10-4